PCB布线的直角走线、差分走线和蛇形线基础理论
2015-05-21 11:48
本帖最后由 xzbaijj 于 2016-11-14 17:16 编辑 Altium Designer 2016 四层PCB布线演示技巧,上视频[hind]多多学习[/hind]
2016-11-14 13:51
直角走线一般是pcb布线中要求尽量避免的情况,也几乎成为衡量布线好坏的标准之一,那么直角走线究竟会对信号传输产生多大的
2014-11-07 09:40
不出来,高速PCB设计工程师的重点还是应该放在布局,电源/地设计,走线设计,过孔等其他方面。当然,尽管直角走线带来的影响不是很严重,但并不是说我们以后都可以走直角线,注意细节是每个优秀工程师必备的基本素质
2014-11-18 17:29
时钟线要求 时钟驱动器布局在PCB中心而非电路板外围,布局尽量靠近,走线圆滑、短,非直角、非T形,布线可选4~8mil,过窄会导致高频信号衰减,并降低信号之间电容性耦合。避免时钟之间、与信号之间
2021-07-28 07:49
本章旨在说明如何生成电路原理图、把设计信息更新到 PCB 文件中以及在 PCB中布线和生成器件输出文件。并且介绍了工程和集成库的概念以及提供了 3D PCB开发环境的简
2019-05-16 09:48
Altium+Designer6+蛇行等长布线
2012-08-20 23:54
altium_designer_布线规则设定
2013-03-08 22:37
,由于结构布局的原因,晶振与CPU的连线比较长、比较细,因此受到了干扰,工作不稳定,这时如何从布线解决这个问题?诸如此类的问题还有很多,尤其是高速PCB布线中考虑EMC、EMI问题,有很多冲突,很是头痛,请问如何解决
2019-07-18 08:17
cadence 布线后,怎么修改其长度,可以如altium那样伸长或缩短呢?
2015-12-25 22:55