在配置ADS54J60采集数据并与JESD204B建立8224链路的过程中,严格按照ADC硬件复位、SPI写入、JESD204B核心复位的顺序进行,通过ILA(在线逻辑分析仪)抓取的波形数据来看
2024-11-19 06:00
ADS54J60通过FMC与K7芯片连接,目前JESD204B已接通,通过ILA抓取PHY的数据有效位为高,同时JESD204B状态显示为数据被检测到:如下描述,采用4244模式,每个通道状态显示
2024-11-29 15:32
您好,我通过XLINX的V7690T控制ADS54J60,在819.2MHz的采样时钟下稳定运行,能够采样到正确数据,选用8224模式。 但是当我想尝试在500MHz采样率下工作,通过修改FPGA
2024-11-22 15:51
我在调试TI ADS52J90板卡JESD204B接口遇到的问题: 1、目前在应用手册中能看到LVDS的详细说明,但是缺少关于JESD204B的相关资料,能否提供相关JESD
2024-11-28 06:13
JESD204B产品组合的更多详情,其中包括 12 位、4GSPS ADC12J4000 模数转换器 (ADC);16 位、双通道、250MSPS ADS42JB69 ADC;16 位、4 通道、2.5GSPS D
2018-09-18 11:29
最近在看ADS54J60芯片的数据手册,手册第41页 table10第3行的L参数是8,但是该芯片两个converter各包含四个line,请问我该怎么理解?
2024-12-19 07:00
自己画的ADS54J60子卡,使用的zcu102接收数据。jesd204b相关IP已经配置好了,时钟输出也有,但是通过spi配置寄存器后没有正确的输出。 SPI通信正常,配置序列是这样
2024-11-28 08:16
我想问下ads54J20在PCBlayout上有没有特别注意的,JESD204B信号线是否需要做等长,CLK,sysclk有什么要求
2024-12-03 06:31
你好,有些身体可以帮助我。我使用ultrascale和jesd204 ip(版本7.0,vivado2016.1),adc芯片是TI的ads54j60,lmfs是8224,子类0,线速率是5Gb
2019-04-24 08:27
你好!在使用ADS54J42EVM的过程中,我需要采用产品通过JESD204b以L=4, F=4, K=16和6.25G的线速率与FPGA通信,这需要ADS54J42EVM产生156.25Mhz
2024-11-14 07:12