嗨,这是关于可以放置边缘引脚的铜边缘的长度。根据附带的ADS文档,边缘引脚所在边缘的长度应小于λ/ 10。在附加的布局中,我放置边缘端口的边缘是15厘米。这个设置的lamda是10 12 cm
2019-01-04 15:21
亲爱的成员们,我正在设计高速ADC / DAC,我想提取相同的PCB模型来进行协同仿真。我的提取流程是导出Allegro布局,在ADS中导入并进行EM仿真,然后使用宽带SPICE模型生成器来获得等效
2019-02-13 15:16
(ADS1271_CLK_PORT, &GPIO_InitStructure); // 配置SCLK引脚(PA5)为推挽输出 GPIO_InitStructure.GPIO_Pin
2025-05-21 17:32
be Grounded.i dont know how ground a port in ADS Momentum..because momentum work with infinite
2018-10-11 16:40
曾经使用过ADS 2009,但我不确定如何在新的ADS 2013中为这种共面设计设置端口。如果有人能解释如何设置和校准这3种连接类型(GSG,PGP和内部),我将非常感
2019-02-18 16:40
cadence 里的PCB怎么导入ADS软件进行仿真?
2015-05-13 09:38
本帖最后由 gk320830 于 2015-3-9 16:25 编辑 哪位前辈有ADS的PCB仿真视频教学啊?能分享一下吗?
2011-10-24 16:28
您好,我想问下,ADS7841这款芯片的采样频率的设置,是不是通过设置CS高低电平的时间来计算,一个CS完整的高、低电平的时间和的倒数就是实际采样频率?我们今天进行芯片选型,我看其他的像
2025-02-08 06:57
我正在使用:Win7MPLABXdsPIC33EP512MC806I有一个设计,其中我正在改变外设到引脚的映射。我刚刚偶然发现如何将RPIn引脚设置回PORT(作为O/P)。示例:上面的设备:PIN
2020-04-17 09:39
ADS1293的数据手册里面写着CMRR能达到100dB,而我的板子只能达到85dB,板子原理图参考ADS1293EVM,PCB为4层板,还有个疑惑就是ADS1293
2025-01-10 12:02