• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • ADC12D1800 pdf,datasheet

    ADC12D1800

    2010-05-27 15:57

  • 12位模拟/数字转换器ADC12D1800

    12位模拟/数字转换器ADC12D1800 美国国家半导体公司(National Semiconductor Corporation)宣布推出全球最快的12位模拟/数字转换器。这款型号为

    2010-05-27 10:43

  • ADC12D1800封装问题

    你好,我从TI官网上将ADC12D1800的bxl封装文件下载并传到ALTIUM 软件里了,但显示的原理图的引脚明显不够,在library框下还分为PART A,B,C三个部分,但只能看到一个原理图,不知道是什么原因(ps 芯片的pcb图是对的,引脚也够)

    2019-06-17 11:46

  • ADC12D1800 12位、单通道3.6 GSPS超高速ADC数据表

    电子发烧友网站提供《ADC12D1800 12位、单通道3.6 GSPS超高速ADC数据表.pdf》资料免费下载

    2024-07-22 10:12

  • 请问ADC12D1800怎么校准?

    你好,目前我使用的技术手册是ADC12D1800的P版本,在数据手册39页中的5.3.3节介绍了如何校准,但我还是有三个问题需要请教:第一个问题,上电校准和指令校准,这两个动作都需要执行还是二选一

    2019-06-20 06:45

  • ADC12D1800 PLL的LOCK信号不能锁定,出现低电平,是什么原因?

    最近在调试AD模块,使用ADC12D1800,AD输出的时钟DCLKI、DCLKQ首先经过FPGA内部的PLL用于寄存数据,但是PLL的LOCK信号不能锁定,出现低电平,请问最可能是什么原因?

    2025-01-01 07:58

  • ADC12D1800

    ADC12D1800 - 12-Bit, Single 3.6 GSPS ADC - National Semiconductor

    2022-11-04 17:22

  • adc12d1800两个通道采样,Q路正常,I路异常,为什么?

    项目中一片adc12d1800,两个通道采样,Q路正常,I路异常。 异常的具体现象为:采集噪声测试,从chipscope上观察,DI与DID不重合,多次复位,两者的位置不稳定。原来是重合

    2024-12-26 06:01

  • ADC12D1800

    ADC12D1800 12-Bit, Single 3.6 GSPS Ultra High-Speed ADC datasheet (Rev. Q)

    2022-11-04 17:22

  • ADC12D1800CIUT/NOPB的中英文资料

    ADC12D1800CIUT/NOPB 订货***黄小姐微信同号The 12-bit, 3.6 GSPS ADC12D1800 is the latest advance in TI’s

    2018-08-04 15:21