我用matlab编了一个单端输入传统SAR ADC,12bit。结果发现跑SFDR时,信号频率为113的sin,采样频率为2048时,SFDR为92,采样频率为204800时,
2021-06-24 06:04
什么是抽取?DDC的作用是什么?DDC滤波器应该多宽?DDC滤波器的频率是固定的吗?DDC滤波器是否影响SNR和SFDR?ADC能否提供多个DDC?
2021-05-21 06:34
按照数据手册所示设计一个10hz-25khz的交流耦合输入。所选电容为4.7uf,电阻为1M欧姆。电源供电为±12V。在实际的测试中,发现SFDR比较差,在15-25DB范围,如果采用直流耦合的话
2023-11-17 09:07
请教ADI的工程师们,dds的sfdr主要是受哪些因素影响,有的人简单的用输出位数*6来算,不知道这种算法是否正确?
2018-11-14 09:48
在AD5446数据手册中,只有fout=50KHz和20KHz下有一个SFDR规格。而fout=500KHz下则没有。我还查看了AD5449数据手册,它在500KHz fout下提供了此规格。如果有
2023-11-27 08:09
的SFDR小于85dB,同时频率越高,SFDR越小,50M时SFDR降至73dB,此外最大谐波均在HD3处,该结果远差于datasheet中Figure13所给的测试结果,请问这是什么原因呢?附上仿真平台和仿真结果
2024-07-29 08:29
采用高输入频率、高速模数转换器(ADC)的系统设计是一项具挑战性的任务。ADC输入接口设计有6个主要条件,你知道是那些吗? 输入阻抗输入阻抗是设计的特征阻抗。ADC的内部输入阻抗取决于
2018-09-17 15:48
1. 在AD5446数据手册中,只有fout=50KHz和20KHz下有一个SFDR规格。而fout=500KHz下则没有。我还查看了AD5449数据手册,它在500KHz fout下提供了此规格
2018-11-16 09:02
虽然目前的高分辨率SAR ADC和Σ-Δ ADC可提供高分辨率和低噪声,但系统设计师们可能难以实现数据手册上的额定SNR性能。而要达到最佳SFDR,也就是在系统信号链中实现无杂散的干净噪底,可能就更加困难了。杂散信号
2019-08-12 06:51
AD9914的datasheet在1396.5MHz的宽带SFDR时错误,看官方datasheet里面那张图,按道理说1396.5MHz和1400MHz很接近,而每格175MHz,1400=175
2018-08-16 06:31