为什么经过ADC采样后,我用matlab仿真后,底噪在-100左右,而ADC芯片资料上都在-120左右,请问如何降低ADC
2023-12-12 06:56
你好,我在使用AD9129中发现,AD9129输出会出现偶发性底噪过高,原因不明,出现几率大约1/10,即对AD9129按照芯片手册推荐的初始化序列进行配置后,有几率会出现底
2018-08-13 09:28
为什么经过ADC采样后,我用matlab仿真后,底噪在-100左右,而ADC芯片资料上都在-120左右,请问如何降低ADC
2018-08-09 08:40
你好,我在使用AD9129中发现,AD9129输出会出现偶发性底噪过高,原因不明,出现几率大约1/10,即对AD9129按照芯片手册推荐的初始化序列进行配置后,有几率会出现底
2023-12-12 08:33
来自网友的提问: 我用16位的ADC的输入短接到共模电平上, 把输出数据直接分析,发现最小2位数一直在变,这两位应该是噪声吧,算下来大约是1.08mV.改用电池供电以后,这个值也差不多.请问底噪有这么大的噪声么?都短
2018-11-02 09:25
带宽信号的分析结果,第二张图为CW信号的分析结果。 感觉底噪影响到DPD的校正效果。接收通道采样数据做FFT分析,发现其邻道功率比只有40dB左右。 不知道是AD9364的使用问题还是AD9364的接收
2018-08-17 07:09
底噪,也称为背景噪声,是指在没有输入信号时示波器屏幕上显示的随机波动。测量底噪对于评估示波器的性能和确定测量系统的噪声水平非常重要。
2024-05-30 16:38
各位朋友好!我以前用过AD6645,现在在用ad9238画板子,做中频信号采集。板子上还有高速FPGA以及DSP。由于adc的位数比较高,14bit和12bit,我不太清楚板子的底噪要做到什么程度
2018-11-20 09:27
耳机发烧友们一定常常谈起底噪,底噪无处不在,即使是很优秀的播放器,也可能有比较强烈的底
2021-07-28 09:50
我以前用过AD6645,现在在用ad9238画板子,做中频信号采集。板子上还有高速FPGA以及DSP。由于adc的位数比较高,14bit和12bit,我不太清楚板子的底噪要做到什么程度才能最大
2024-01-09 07:45