• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 使用AD9912误将DVDD与3.3V数字电源相连接这会烧毁AD9912吗?

    我在使用AD9912时,误将DVDD(Pin3,Pin5,Pin7)与3.3V数字电源相连接,请问这会烧毁AD9912吗?

    2018-12-05 09:09

  • AD9912时钟倍频后采样频率不正确?

    AD的专家你好: 最近在使用AD9912产生高频正弦波,ad9912的晶振选择的25M。使用倍频后应为1Ghz的采样频率,但是在写入频率控制字后,发现输出的信号频率比预期的要小,改变多次频率控制字都与预期的输出频率不同,经过计算,算出采样频率仅为666M左右,不知

    2018-10-29 10:35

  • AD9912评估板电阻OPT怎么理解

    AD9912 的评估板上,DACOUT差分输出(50PIN 51PIN)转单端输出的时候,巴伦输入端有两个标号为OPT的电阻,我想问一下这个OPT可以怎么理解,而且两个电阻中间还接了地,我想知道

    2019-02-28 14:14

  • AD9912外接晶振后的滤波电路

    大家好,我想问一下AD9912使用晶振模式后晶振引脚的那个带阻滤波器的问题,用户手册上说“Refer to the evaluation board schematic

    2018-09-26 16:49

  • AD9912的AD输出为什么幅值是mv级的?

    我的AD9912的AD输出为什么幅值是mv级的?不是应该为1.8V的吗?HSTL的输出幅也是mv级的。输出幅值是不是通过寄存器控制的,如果是,哪个寄存器控制输出幅值的大小?恳请高手指点!

    2023-11-27 08:36

  • AD9912的DAC输出端杂散比较大

    近日通过多次测试,发现AD9912的DAC输出端杂散比较大。望帮忙分析分析 环境条件如下:1、3.3v,1.8v均为LDO电源供电;原理图参考的是官方提供的文件。2、外部1G时钟输入,旁路内部PLL

    2019-03-08 15:14

  • 请问AD9912的IO-UPDATA信号置高还是置零

    AD9912的IO-UPDATA信号,用寄存器配置的话,那外部链接的IO-UPDATA是置高还是置零,我试过没控制起。

    2019-03-05 08:24

  • 请问AD9912在改变频率的时候能不能只设置频率控制字寄存器

    请问AD9912在改变频率的时候能不能只设置频率控制字寄存器,而不更新其他寄存器实现变频,希望能够尽快得到解答。谢谢!

    2018-08-19 06:17

  • 请问AD9912输出幅值为什么是mv级的?

    我的AD9912的AD输出为什么幅值是mv级的?不是应该为1.8V的吗?HSTL的输出幅也是mv级的。输出幅值是不是通过寄存器控制的,如果是,哪个寄存器控制输出幅值的大小?恳请高手指点!附件26989411616827.png149.1 KB

    2018-11-27 09:34

  • AD9912输出有杂散

    参考输入为245.76MHz/0dBm,输出61.44MHz附近给锁相环做参考,可是输出一直有杂散。我改用信号源直接给锁相环提供参考就没有杂散了,所以推断出是AD9912引入的杂散。我同事他也用

    2018-12-25 11:41