用FPGA配置AD9467寄存器,能够从寄存器中读出AD9467的相应寄存器的默认值,但写不进去,为什么?既然能读出来,是不是说明我的时序没有问题?
2018-09-26 14:22
目前测试情况为用AD9467采样,中频为10Mhz(13dbm),采样时钟为200Mhz,此时的snr约为70dbc,而当中频为250Mhz的时候,SNR约为53dbc,配置都是默认值,请问是什么原因呢?
2023-12-07 06:44
各位大牛,请教一下。我现在用AD9467-250,采样时钟用AD9517-3出的200MHz,采集70M、0dBm单音信号。频谱上出现较多的杂散。ADC前端电路按照AD9467手册推荐的设计。ADC
2019-01-25 08:21
各位大牛,请教一下。我现在用AD9467-250,采样时钟用AD9517-3出的200MHz,采集70M、0dBm单音信号。频谱上出现较多的杂散。ADC前端电路按照AD9467手册推荐的设计。ADC
2023-12-08 06:52
关于AD9467的使用中,输入信号的频率为450MHz,采样频率为120MHz 请问,寄存器36和107中的buffer current应该设置为多少能够达到最佳性能。 手册中只是写了大于250M时设置为210%,而这两个寄存器上限均为520%
2023-12-06 07:00
我已经看过AD9467的评估板在ZEDboard和KC705的引脚约束为"LVDS_25",对应FPGA的BANK VCCO供电2.5V,但是现在我的项目中FPGA BANK 的VCCO供电是1.8V,我对其做引脚约束为"LDVS"可行吗?
2018-08-06 07:38
运放共模输入阻抗和差模输入阻抗,这两者有什么区别?
2021-03-29 07:55
各位老师好!请问,脑电采集时电极-皮肤接触阻抗比较高,那么前置运放选型的时候,要求具有高输入阻抗的特点,请问这个高输入阻抗指的是差模输入阻抗,还是共模
2019-01-16 17:25
我想用AD9467进行射频信号的欠采样处理,如何设计前端的调理电路来保证其抗混叠和阻抗匹配呢?前端射频信号是500MHz±5MHz的信号,经过500±6MHz的带通滤波器和射频放大器对信号进行滤波
2023-12-11 06:14
有个问题一直疑惑,关于输入阻抗的问题.理论上不是应该输入阻抗越大越好驱动嘛.输出阻抗越小功效越高.但是为什么好多耳机论坛上都说小阻抗耳机好驱动,反而大
2016-12-22 14:34