目前测试情况为用AD9467采样,中频为10Mhz(13dbm),采样时钟为200Mhz,此时的snr约为70dbc,而当中频为250Mhz的时候,SNR约为53dbc,配置都是默认值,请问是什么原因呢?
2023-12-07 06:44
各位大牛,请教一下。我现在用AD9467-250,采样时钟用AD9517-3出的200MHz,采集70M、0dBm单音信号。频谱上出现较多的杂散。ADC前端电路按照AD9467手册推荐的设计。ADC
2023-12-08 06:52
各位大牛,请教一下。我现在用AD9467-250,采样时钟用AD9517-3出的200MHz,采集70M、0dBm单音信号。频谱上出现较多的杂散。ADC前端电路按照AD9467手册推荐的设计。ADC
2019-01-25 08:21
ad9467的输出没有数据,下面是给出双端转单端代码,是因为ad9467在使用前要配置什么寄存器吗,如果需要,要配置什么寄存器,目前是输入100M的方波信号,但没有数据输出 module
2025-04-28 07:52
用FPGA配置AD9467寄存器,能够从寄存器中读出AD9467的相应寄存器的默认值,但写不进去,为什么?既然能读出来,是不是说明我的时序没有问题?
2018-09-26 14:22
有个问题一直疑惑,关于输入阻抗的问题.理论上不是应该输入阻抗越大越好驱动嘛.输出阻抗越小功效越高.但是为什么好多耳机论坛上都说小阻抗耳机好驱动,反而大
2016-12-22 14:34
请教各位, 1. 运放的输入阻抗是指差分输入阻抗还是共模输入阻抗? 2. 二者有什么差别呢? 3. 从电路的角度,二者与运放输入端的连接方式是如何呢?
2024-08-16 06:25
关于AD9467的使用中,输入信号的频率为450MHz,采样频率为120MHz 请问,寄存器36和107中的buffer current应该设置为多少能够达到最佳性能。 手册中只是写了大于250M时设置为210%,而这两个寄存器上限均为520%
2023-12-06 07:00
各台仪表的输入阻抗特性相差很大,但通常可把它们分为两类:高阻抗和系统阻抗。1、离阻抗输入设计高
2018-02-01 09:26
不同仪表的输入阻抗特性相差很大,但通常可把它们分为两类:高阻抗和系统阻抗。1、离阻抗输入设计高
2017-11-06 10:20