• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • AD16敷铜与导线连接的方法

    问题: AD16敷铜与导线连接,在对敷铜进行Repour操作后,往往会把连接的导线与该敷铜区域分割开,而这并不是我们想要的效果; 如图所示: 解决办法: 选中

    2019-07-05 08:03

  • PCB层数和过孔之间线布线

    层第三拉出走线(9)芯片的第五排,通过孔换到第四层,在内层第四拉出走线。 在内层第四拉出走

    2020-07-06 15:58

  • 发一波ad16的破解文件

    亲试可以使用的破解文件,直接在官网下载ad16,按照正常的放法安装之后就打开在安装上这个文件就可以破解了。

    2018-07-19 17:08

  • [原创]PCB Layout的走线策略

    PCB Layout的走线策略布线(Layout)是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系

    2009-08-20 20:58

  • PCB LAYOUT 的直角走线、差分走线和蛇形线

    ://www.dzkf.cn/upimg/allimg/0701/1_19123701.JPG] 在PCB电路设计,一般差分走线之间的耦合较小,往往只占10~20%的

    2015-01-12 14:53

  • PCB板蛇形走线什么作用

    PCB板蛇形走线什么作用PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,麦|斯|艾|姆|P|CB样

    2013-08-29 15:43

  • PCB Layout的走线策略

    PCB Layout的走线策略

    2012-08-04 16:32

  • PCB中直角走线的对信号的影响哪些?

    经验公式来计算: C=61W(Er)1/2/Z0 在上式,C就是指拐角的等效电容(单位:pF),W指走线的宽度(单位:inch),εr指介质的介电常数,Z0就是传输线的特征阻抗。举个例子,对于一个

    2014-11-18 17:29

  • Altium Designer 10画PCB图增大走线和覆铜之间距离的方法

    如下图,在Altium Designer 10PCB图,放置了一个“多边形平面”的覆铜,我想知道,怎样增大走线和覆铜之间的空隙?

    2019-07-18 06:03

  • 我的PCB线经验归纳

    PCB设计,布线是完成产品设计的重要步骤,PCB线的好坏直接影响整个系统的性能,布线在高速PCB设计

    2014-12-16 09:47