采用差分结构设计,什么另它这么倍受青睐呢?在PCB设计中又如何能保证其良好的性能呢?带着这两个问题,我们进行下一部分的讨论。何为差分信号?通俗地说,就是驱动端发送两个等值、反相的信号,接收端通过比较
2016-01-30 11:11
第一步:创建PCB文件a. 创建方法:1.File->new->PCB:本方法创建的PCB文件没有对PCB文件的相关属性(图纸大小等)进行设置
2019-07-17 06:22
现象一:这PCB板子的PCB设计要求不高,就用细一点的线,自动布吧点评:自动布线必然要占用更大的PCB面积,同时产生比手动布线多好多倍的过孔,在批量很大的产品中,PCB
2022-02-16 07:56
本帖最后由 Goodtimes 于 2020-6-22 08:55 编辑 【Altium】PCB设计软件Altium Designer14安装包+破解文件 网盘分享地址:链接:https://pan.baidu.com/s/1-eXuglgNwc9R-5tG
2019-03-26 09:36
描述SOIC14 转 DIP14 适配器1 - 将几毫米的裸线焊接到 4 个角插座引脚中的每一个中。2 - 用焊料填充其余的插座引脚。3 - 将 pcb 滑到 4 根电线上,放在插座顶部,DIP 焊
2022-07-25 07:45
2.2 磁场屏蔽磁场屏蔽的机理——高导磁材料的低磁阻起磁分路作用,使屏蔽体内的磁场大大降低。 磁场屏蔽设计重点 1) 选用高导磁率材料。 2) 增加屏蔽体的壁厚。 3) 被屏蔽物不要紧靠屏蔽体。 4) 注意结构设计。 5) 对强用双层磁屏蔽体。 电磁场屏蔽的机理 1) 表面的反射。 2) 屏蔽体内部的吸收。 2.3.2 材料对电磁屏蔽的效果 实际的电磁屏蔽体 产品内部的电磁兼容性设计 1 印刷电路板设计中的电磁兼容性 1.1 印刷线路板中的公共阻抗耦合问题 数字地与模拟地分开,地线加宽。1.2 印刷线路板的布局对高速、中速和低速混用时,注意不同的布局区域。对低模拟电路和数字逻辑要分离。 1.3 印刷线路板的布线(单面或双面板)专用零伏线,电源线的走线宽度≥1mm。电源线和地线尽可能靠近,整块印刷板上的电源与地要呈“井”字形分布,以便使分布线电流达到均衡。要为模拟电路专门提供一根零伏线。为减少线间串扰,必要时可增加印刷线条间距离,在意安插一些零伏线作为线间隔离。 印刷电路的插头也要多安排一些零伏线作为线间隔离。 特别注意电流流通中的导线环路尺寸。 如有可能在控制线(于印刷板上)的入口处加接R-C去耦,以便消除传输中可能出现的干扰因素。 印刷弧上的线宽不要突变,导线不要突然拐角(≥90度)。 1.4 对在印刷线路板上使用逻辑电路有益建议 凡能不用高速逻辑电路的就不用。 在电源与地之间加去耦电容。 注意长线传输中的波形畸变。用R-S触发的作按钮与电子线路之间配合的缓冲。 1.4.1 逻辑电路工作时,所引入的电源线干扰及抑制方法 1.4.2 逻辑电路输出波形传输中的畸变问题 1.4.3 按钮操作与电子线路工作的配合问题 1.5 印刷线路板的互连 主要是线间串扰,影响因素: 直角走线 屏蔽线 阻抗匹配 长线驱动 2 开关电源设计中的电磁兼容性 2.1 开关电源对电网传导的骚扰与抑制 骚扰来源: ①非线性流。 ②初级电路中功率晶体管外壳与散热器之间的容光焕发性耦合在电源输入端产生的传导共模噪声。 抑制方法: ①对开关电压波形进行“修整”。 ②在晶体管与散热器之间加装带屏蔽层的绝缘垫片。 ③在市电输入电路中加接电源滤波器。 2.2 开关电源的辐射骚扰与抑制注意辐射骚扰与抑制 抑制方法: ①尽可能地减小环路面积。 ②印刷线路板上正负载流导体的布局。 ③在次线整流回路中使用软恢复二极管或在二极管上并联聚酯薄膜电容器。 ④对晶体管开关波形进行“修整”。 2.3 输出噪声的减小原因是二极管反向电流陡变及回路分布电感。二极管结电容等形成高频衰减振荡,而滤波电容的等效串联电感又削弱了滤波的作用,因此在输出改波中出现尖峰干扰解决办法是加小电感和高频电容
2014-11-19 13:54
描述Gerber_PCB_Splitter 电缆平面 14p分离器 ICD 14 线电缆
2022-09-02 06:09
本帖最后由 eehome 于 2013-1-5 09:57 编辑 TQFP64_14MM*14MM封装,适合STM32F103RD及相同封装,PROTEL的PCB封装图
2012-04-05 14:45
硬件工程师在做PCB板时,板子的轮廓一般是结构工程师和硬件工程师协调之后给出的3D或三维PCB形状图纸。这些图纸有*.dwg、*.dxf 或者是*.step文件,那么如何将这些图纸导入到AD软件中,来生成PCB板子的
2019-08-08 07:23
74L系列芯片74LS14
2012-08-17 17:24