• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 教你一招--protel99怎样删除不中的死铜皮

    protel 很容易出现选中不,删不了的死铜,非常让人火大试一试这样步骤一:先打开所有层,把需要用的全部框选中移開,然后撤销返回上一步,此时刪除不掉不中的區域会留下来,然后全部取消选择。步骤二

    2013-08-07 15:06

  • 铜皮宽度计算

    对于大电流的铜皮可以使用的

    2009-07-22 16:11

  • 【eda经验分享】Allegro中如何合并铜皮

    问:Allegro中如何合并铜皮(Merge Shapes)答:在Allegro中,Shape不仅可以是走线,还可以是各种其他属性,例如Silkscreen,Place Bound,Solder

    2014-11-12 17:49

  • 如何修割铜皮【好方法分享一下】

    ://bbs.elecfans.com/jishu_206365_1_1.html好方法一:在修铜时可以利用PLANE【快捷键P+Y】修出钝角好方法二:选中所需要修整的铜皮,快捷键M+G可以任意调整铜皮形状好方法三:两者混合使用【适用

    2011-11-18 14:19

  • C语言的底层操作

      C语言的内存模型基本上对应了现在von Neumann(冯·诺伊曼)计算机的实际存储模型,很好的达到了对机器的映射,这是C/C++适合做底层开发的主要原因,另外,C语言适合做底层开发还有另外一个

    2017-04-23 11:56

  • MCU的USB底层驱动设计方法

    慕课苏州大学.嵌入式开发及应用.第四章.较复杂通信模块.MCU的USB底层驱动设计方法2-构件设计?0 目录4 较复杂通信模块4.7 MCU的USB底层驱动设计方法2-构件设计4.7.1 课堂重点

    2021-11-10 08:52

  • 画的线为铜皮分割的方式布线方式

    在创建中间层时,有两种特性:add signal Layer创建的为阳性走线,多为信号走线方式,Add internal Plane为阴性走线方式,为信号走线相反。画的线为铜皮分割的方式布线,多用在大面积铺铜上,多为内地。

    2019-07-08 07:11

  • 介绍一下计算机底层知识

    的更远,而计算机基础知识又是重中之重。下面,跟随我的脚步,为你介绍一下计算机底层知识。CPU还不了解 CPU 吗?现在就带你了解一下 CPU 是什么CPU 的全称是Central Proces...

    2021-07-26 06:21

  • AD里顶层和底层互换

    本帖最后由 热血gao 于 2016-10-13 10:41 编辑 AD里顶层和底层互换

    2015-12-20 13:08

  • Linux信号底层实现步骤

    Linux:信号的底层实现机制

    2020-03-23 11:17