• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 焊盘 间距1mm的256个管脚的FBGA封装的 布线问题?

    ` 本帖最后由 happy053000 于 2013-10-9 09:01 编辑 我用的 BGA封装的FPGA,有256个管脚,焊盘间距1mm,我设定的线宽为6mil ,线间距为6mil,扇出

    2013-10-09 08:56

  • AD18中PCB布线时网络间距边界的打开与关闭

    Altium Designer 18 PCB布线时网络间距边界的打开与关闭如图,在PCB布线时,软件可以显示网络的间距边界。那么如何打开该边界线呢?方法:打开优选项,在

    2019-07-10 07:26

  • PCB布线设计小原则

    印刷导线的最小宽度与流过导线的电流大小有关:1: 线宽太小,刚印刷导线电阻大,线上的电压降也就大,影响电路的性能, 线宽太宽,则布线密度不高,板面积增加,除了增加成本外,也不利于小型化. 如果电流

    2012-08-03 21:59

  • Cadence 166 Allegro中设置多层板的每一层差分信号线宽和线间距的步骤

    简单地说,从PCB板厂拿到各层的Thickness参数(或许介电常数也可以提供)后,利用Si9000设定好差分阻抗100Ω,计算出合适的差分线宽和线间距

    2019-06-04 06:17

  • PCB设计技巧Tips15:设备内部的布线

    3 设备内部的布线3.1 线间电磁耦合现象及抑制方法对磁场耦合:①减小干扰和敏感电路的环路面积最好办法是使用双绞线和屏蔽线。②增大线间距离(使互感减小)。③尽可有使干扰源线路与受感应线路呈直角

    2014-11-19 13:56

  • PCB设计--处理布线密度

    。可以透过仿真来知道走线间距对时序及信号完整性的影响,找出可容忍的最小间距。不同芯片信号的结果可能不同。3.选择适当的端接方式。

    2012-03-03 12:39

  • 高速USB布线的要求

    将会增加自感系数且增大信号的辐射。同样,尽可能将高速信号线走在同一层里。差分信号线并排一起布线。高速USB布线间距在并行的USB差分信号对之间的布线间距,要确保90

    2019-05-30 07:36

  • PCB的安全间距如何设计?

    PCB设计中有诸多需要考虑到安全间距的地方。在此,暂且归为两类:一类为电气相关安全间距,一类为非电气相关安全间距。 电气相关安全间距

    2020-08-07 07:41

  • PCB布线工程

    在电子产品的PCB布线时,导线之间合适的电气间隙的设置是一件非常重要的工作,合适的线间间距的设置可以防止工作中的各有关导体之间发生闪烁或击穿,并能顺利通过有关产品安全标准的审核。在各产品工业标准

    2021-12-28 06:05

  • 从原理图到PCB的设计流程

    操作和生产,间距也应尽量宽些。最小间距至少要能适合承受的电压,在布线密度较低时,信号线的间距可适当地加大,对高、低电平悬殊的信号线应尽可能地短且加大

    2021-12-31 08:31