在项目中曾经把一个芯片的2个引脚画反了,导致最后制版出来后不得不跳线,这样就很难看了。 所以,检查与原理图前一定要从芯片的封装入手,坚决把错误的封装扼杀在摇篮中!2. 使用protel
2019-07-04 09:20
有没有stm32最小系统的原理图!!shcdoc格式的!!求帮助!!
2015-07-16 20:37
悬浮的网络标号某个网络标签没有放置好还在漂浮(应该连接在导线或者引脚上面).在放置网络标签时,当光标捕捉到导线时,光标上显示红色星行标签,此时单击鼠标放置.
2019-07-23 06:54
DRC检查是依据自行设置的规则进行的。例如自己设置的最小间距是8mil,那么实际PCB中,出现小于6mil的间距就会报错。并不是DRC有错误的板子就不能使用,例如丝印的错误不会影响电气属性。接下来简单分析几种常见的
2019-07-04 09:10
浅谈原理图和PCB图的常见错误
2012-08-12 13:04
原理图和PCB常见错误
2013-12-25 15:44
的代码检查了多遍也确定是没有错误的。。。正文查阅芯片的官方数据手册后,发现有这样一句话:再看看我所调试的PCB板子的原理图:很明显这里的 VREF+ 和 VREF- 没有
2021-12-06 06:28
1.原理图常见错误:(1)ERC报告管脚没有接入信号:a. 创建封装时给管脚定义了I/O属性;b.创建元件或放置元件时修改了不一致的grid属性,管脚与线没有连上;c.
2021-09-09 08:35
1.原理图常见错误:(1)ERC报告管脚没有接入信号:a. 创建封装时给管脚定义了I/O属性;b.创建元件或放置元件时修改了不一致的grid属性,管脚与线没有连上;c.
2021-11-11 06:13
或者.dsn文件以后,OrCAD Capture软件会自动显示给出DRC规则检查的窗口OnlineDRCs,并在窗口中能清晰的看到原理图设计过程中存在的错误和警告信息。(3)在Online DRCs窗口
2020-07-06 15:09