• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • php setcookie浏览器中看不到的问题有哪些?

    php setcookie浏览器中看不到的问题

    2020-06-19 14:59

  • 74LS138 有些图片看不到附件中

    ,另两个选通端(/(G2A)和/(G2B))为低电平时,可将地址端(A、B、C)的二进制编码一个对应的输出端以低电平译出。 利用 G1、/(G2A)和/(G2B)可级联扩展成 24 线译码器;若

    2011-05-18 09:50

  • PCB Editor中找不到焊盘的原因

    实际的使用中我们发现有很多工程师,使用Pad Stack Editor制作完焊盘后PCB Editor中找不到焊盘

    2020-07-06 16:18

  • pcb蛇形走线

    CB上的任何一条走线通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中延时较小的部分,这些部分通常是没有或比其它信号少通过另外

    2019-05-22 02:48

  • MCU白色家电的设计中的作用

      在过去的10年里,洗衣机、电冰箱、洗碗机等白色家电的设计正朝着积极的方向发展。尽管性能指标如如何清洁?有多快?有多冷?它们仍然是重要的,它们被设计目标加入,目标是能效,安全,以及更高端的模型

    2021-11-04 08:28

  • PCB设计中的时钟线和布线规则

    一、时钟线要求 (1)时钟驱动器布局PCB中心而非电路板外围,布局尽量靠近,走线圆滑、短,非直角、非T形,布线可选4~8mil,过窄会导致高频信号衰减,并降低信号之间

    2019-05-21 09:34

  • [原创]PCB Layout中的走线策略

    ,布线高速PCB设计中是至关重要的。下面将针对实际布线中可能遇到的一些情况,分析其合理性,并给出一些比较优化的走线策略。主要从直角走线,差分走

    2009-08-20 20:58

  • PCB差分走线的阻抗控制技术(二)

    的相互作用无法真实地获得;无法实现虚拟接地,进行差分TDR测试时通道A和通道B的探头都必须有各自独立的接地点。但是PCB板内部的真实差分走线附近往往找

    2019-05-29 07:49

  • 我的PCB线经验归纳

    PCB设计中,布线是完成产品设计的重要步骤,PCB线的好坏直接影响整个系统的性能,布线高速

    2014-12-16 09:47

  • 高速数字PCB板的等线设计思路

    PCB上的任何一条走线通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中延时较

    2019-05-21 07:14