请问AD17的PCB文件 怎么才能在pads中比较完整的打开? 谢谢~
2019-03-19 01:31
文件,进行比较的是时候出现这样的情况发现是instance有误差,请问这个对2个PCB来说,有没有差异`
2011-09-24 14:27
AI算法中比较常用的模型都有什么
2022-08-27 09:19
AD17的PCB文件 怎么才能在pads中比较完整的打开?
2019-07-30 19:00
NXP的LPC55S69是两个ARM Cortex M33内核,这种双内核应用在那种场景中比较合适?显示全部
2023-10-30 07:40
没有敷铜,敷铜了看不清楚。图中比较宽的是要通过12V,10A的电流,我选的线宽是3.5mm,开窗喷锡了 ,铜箔厚度1 OZ,不知道够不够用。LED开关PCB图2.PcbDoc (870.5 KB )
2019-06-14 04:36
AD17的PCB文件 怎么才能在pads中比AD较完整的打开?
2019-07-30 18:52
我这边做了一个简单的示波器采集模块。前端使用AD的芯片AD8331ARQZ AD9215BRUZ处理器为xilinx的fpga 现在做出的2批PCB,使用同样的电路设计。和同一批次的AD芯片以及
2018-08-24 11:12
在verilog中比较器比较的值是999999,但在RTL Viewer中比较器的值为上图。在verilog中加法器的值是1;但在RTL Viewer中比较器的值为上图
2017-02-18 23:54
目前我们在调试DDC264的数据采集,发现奇行或者偶行本身的噪声都挺小的,在1.1到2.2之间,但是奇行和偶行之间差异比较大,合在一起计算噪声就在1到7之间了。 也就是说CONV信号为0
2024-11-14 06:00