• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 适用于Xilinx Virtex-7 FPGA开发板的32位DDR4 SDRAM分享

    适用于Xilinx Virtex-7 FPGA开发板的32位DDR4 SDRAM

    2020-12-30 07:39

  • FPGA DDR4读写实验

    为何可以达到 8 倍预取和 DDR4 内部的双沿采样,FIFO 缓冲,写数据逻辑结构有关)。2 MIGIP介绍 MIG IP 核是 Xilinx 公司针对 DDR 存储器开发的 IP,里面集成存储器

    2024-09-13 20:18

  • FPGA检测DDR4坏了的cell

    怎么FPGA检测内存条DDR4坏的单元数呢?1.我可以一个仅支持DDR3的memory controllor的

    2016-09-28 14:35

  • 教程!FPGA DDR4读写实验(1)

    达到 8 倍预取和 DDR4 内部的双沿采样,FIFO 缓冲,写数据逻辑结构有关)。 2 MIGIP介绍 MIG IP 核是 Xilinx 公司针对 DDR 存储器开发的 IP,里面集成存储器控制模块

    2024-12-06 16:37

  • FPGA DDR4读写实验(1)

    可以达到 8 倍预取和 DDR4 内部的双沿采样,FIFO 缓冲,写数据逻辑结构有关)。 2 MIGIP介绍 MIG IP 核是 Xilinx 公司针对 DDR 存储器开发的 IP,里面集成存储器控制

    2024-07-03 13:43

  • Xilinx FPGA控制器Everspin STT-DDR4的设计指南

    的JEDEC标准DDR4接口的变体,它包含了对完整系统支持所需的独特功能。本文将帮助工程师了解Xilinx FPGA控制器的Everspin STT-

    2021-01-15 06:08

  • UD408G5S1AF 32位 DDR4 SDRAM的特征

    支持Xilinx FPGA中的32位 DDR4 SDRAM

    2020-12-29 06:30

  • DDR4复位偏差要求是什么?

    (UG583)“UltraScale架构PCB设计用户指南”的V1.10表示(通常)DDR4接口信号reset_n不需要满足适用于地址/命令/控制组中其他信号的偏移约束。但是,在专门引用DDR4

    2020-08-27 17:10

  • DDR4 DESIGN

    DDR4 DESIGNDDR4 DESIGNDDR4 DESIGN拿走拿走!

    2015-04-24 18:06

  • 基于Xilinx FPGADDR2 SDRAM存储器接口

    基于Xilinx FPGADDR2 SDRAM存储器接口

    2012-08-20 18:55