• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • JESD204C的标准和新变化

    的应用的更高带宽需求。该标准的最新版本JESD204C于2017年底发布,以继续支持当前和下一代多千兆数据处理系统性能要求的上升趋势。JESD204C 小组委员会为该标准的新修订版制定了四个高水平目标:提高通道

    2021-01-01 07:44

  • JESD204C标准值得注意的新特性

    JESD204C入门系列的 第1部分 中,通过描述它解决的一些问题,对JESD204标准的新版本进行了说明。通过描述新的术语和特性来总结B和C版本标准之间的差异,然后逐层概述这些差异。因为第1部分已经奠定了理解基础

    2020-12-28 06:15

  • 高通道数JESD204B菊链可扩展时钟解决方案

    ,可在多通道系统中实现低偏斜支持 TI 高速转换采集卡(ADC12DJ3200EVM、TSW14J56/TSW14J57)

    2018-12-28 11:54

  • FPGA高速数据采集设计之JESD204B接口应用场景

    ` 本帖最后由 taiyangyu_2 于 2019-12-4 10:16 编辑 一,JESD204B应用的优缺点接触过FPGA高速数据采集设计的朋友,应该会听过新术语“JESD204B”。这是

    2019-12-03 17:32

  • FPGA高速数据采集设计之JESD204B接口应用场景

    。现在各大厂商的高速ADC/DAC上基本都采用了这种接口,明德扬的大数据采集项目也是采用JESD204B接口。与LVDS及CMOS接口相比,JESD204B数据转换

    2019-12-04 10:11

  • 5G无线测试仪高通道数JESD204B时钟生成参考设计

    位噪声时钟可配置的相位同步可在多通道系统中实现低偏差支持 TI 高速转换采集卡(ADC12DJ3200EVM、TSW14J56/TSW14J57)

    2018-10-15 15:09

  • 5G无线测试系统高速多通道数据采集参考设计包括BOM及层图

    的 3.2Gsps 1.5GHz 多通道高速模拟前端通道间的时钟偏斜小于 5ps符合 JESD204B 标准的多通道时钟解决方案可扩展的平台,适用于具有引脚兼容性的 ADC12DJxx00 系列支持 TI 的高速转换采集

    2018-10-11 11:59

  • JESD204标准解析

    (通常是FPGA或ASIC)之间几个G比特的串行数据链路。在JESD204的最初版本中,串行数据链路被定义为一个或多个转换和接收

    2019-06-17 05:00

  • JESD204B的系统级优势

    作者:Sureena Gupta如果您有接触使用 FPGA 的高速数据采集设计,没准听说过新术语“JESD204B”。我在工作中看到过很多工程师询问有关 JESD204B 接口的信息以及它如何同

    2018-09-18 11:29

  • 用于AD9680-LF1000 14位,1000 MSPS JESD204B双通道模数转换的评估板

    电路。它旨在直接与ADS7-V2EBZ数据采集卡连接,允许用户下载捕获的数据进行分析。 Visual Analog软件包用于与设备的硬件接口,允许用户通过用户友好的图形界面下载捕获的

    2019-03-28 07:21