介绍了TETRA通信系统中信源编解码方案,使用了ACELP(代数码本激励线性预测)这种4.567kbps速率的编码,采用代数码本作为激励,极大的减少了算法延迟。简要分析
2010-07-27 17:31
适用于语音通信、联网音频甚至高性能音频处理应用。较之 ARM 等通用处理器,此设计还通过在 DSP 上实现 Opus 编解码器来提升性能。根据通用处理器
2022-09-22 06:32
基于FPGA的交织编码技术研究及实现中文期刊文章作 者:杨鸿勋 张林作者机构:[1]贵州航天电子科技有限公司,贵州贵阳550009出 版 物:《科技资讯》 (科技资讯)年 卷 期:2017年 第
2018-05-11 14:09
基于DSP的图像处理系统的应用研究摘要 本文介绍了一种基于FPGA+DSP结构的具有通用性、可扩充性的高速数字图像处理系统
2012-12-19 11:05
都有重要意义。本课题以高速DSP纸币面额识别系统作为算法实现和测试的硬件平台,从算法的构想、设计、仿真、移植和优化等方面开展研究
2014-11-05 14:43
这一电压识别 (VID) 功能。因此,下图提供了将内核电轨标示为 CVDD 的多核 DSP 加以说明。同时,我也在《EDN》杂志上发表了一篇题为《通过调节稳压器优化
2022-11-23 08:09
本帖最后由 mr.pengyongche 于 2013-4-30 02:58 编辑 谁能给他的程序和图啊,,,最好是在ccs上实现的文件
2013-01-31 01:41
。基于 DSP 的智能控制器正在改变这种情况,僵局被打破,基于 DSP 的新型控制器在相当适中的价格上实现了显著的性能提
2009-09-25 10:48
基于双核DSP的视频解码芯片驱动研究与实现
2020-05-28 09:11
DSP的FPGA的高速数据采集系统的研究与设计,大家可以看看
2015-04-03 21:23