想做一个高精度时间系统,工作频率为2.4G。对于长期稳定性要求不是特别高,但是对短稳要求很高,需要达到1*10-9/1秒级别,那么对于晶振和PLL有些要求?你们的产品适合我这个系统的有哪些能达到这个精度要求。
2018-12-11 11:34
STM32的PLL 倍频后带负载能力大吗? 能带动4路CLK吗?
2024-05-17 07:47
STM32将HSI通过PLL倍频到64MH@[TOC](STM32将HSI通过PLL倍频到64MH)一、配置系统时钟二、打印输出系统各时钟频率三、系统初始化vSyste
2021-08-10 08:07
一块STM32处理器至少都有一个PLL,有的甚至有好几个PLL。比如,F4有两个PLL:F7有三个PLL:当然,每个MC
2020-05-18 07:00
为16MHZ,精度不高。可以直接作为系统时钟或者PLL时钟的输入。2.HSE(high speed exterior)高速外部时钟,可接石英、陶瓷振荡器,或者接外部时钟源,频率范围为4MHZ~26MHZ。3.PLL为
2021-08-02 07:35
你好, 我很难在 pll2 上为 stm32mp157 设置 DDR 时钟。 时钟已使用 CubeMX 配置为 528MHz。我根据数据表/参考手册检查了 DeviceTree 中 pll
2022-12-27 09:06
system_stm32f4xx.c里需要把PLL_M修改为25,修改的地方之一:stm32f4xx.h里面的HSE_VALUE,系统默认采用外部8M晶振,所以 #define HSE_VALUE
2021-08-10 07:14
详情:在stm32f303vet参考手册(rev 8)图14中,如果选择HSE作为源,PLL源默认为HSE。在第 140 页位 Bits16:15 中,它表示默认值为 HSE/2 等等。这一点很重要,因为不同的 stm32
2022-12-12 08:24
最近在使用STM32F407系列,当使用HSI时钟后,PLL最高只能配置到42MHz,找了很多文档也没有介绍这方面的资料。如果超过42Mhz,就会发生跑飞的情况。我也试过配置到48MHz,也是会跑飞
2024-04-26 07:49
提高STM32ADC的精度
2013-08-27 13:58