• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 请问DSP初始时默认管脚状态是输入还是输出方式?

    请问TMS320F***在上时IO口管脚状态默认是输入还是输出方式?如果是输出是默认是高电平还是低电平?是否有相关文档介绍?盼回复,谢谢!

    2018-09-14 10:44

  • Cyclone5 FPGA配置管脚状态问题:

    板子简介:FPGA在PS配置模式下通过ARM配置;整个电路设计正常,有其他板子已经正常跑起来了。问题板子有以下几个问题:问题一:cfg,sta管脚状态异常:分别为0v,1.7v;正常的都是

    2017-06-05 11:48

  • STM8的PB5无法读取管脚状态是哪里的问题?

    把PB5设计为GPIO时,无法读取管脚状态,使用GPIO_ReadInputPin读取状态时,无法管脚是高还是低读出来的状态都是低,不知道是什么地方的问题,请大神们帮忙

    2024-05-06 07:16

  • fpga板的输出引脚状态是什么

    当未使用的输出在约束文件中注释掉并且显然未在项目中声明时,fpga板的输出引脚状态是什么 - 特别是对于Vivado 14.4 Verilog。在一些示例中,未使用的输出端口在约束文件中明确声明

    2019-04-01 07:26

  • STM32H743ZIT6微控制器复位后引脚状态是怎么样的?

    STM32H743ZIT6微控制器复位后引脚状态是怎么样的,我看参考手册写的是大部分引脚复位后是浮空状态,其他引脚的状态

    2025-03-10 07:16

  • 为什么AIC23时,工作不正常?

    为什么AIC23时,工作不正常(声音极小),用镊子将CLKOUT 管脚和BCLK管脚短接再断开后,就会转入正常

    2024-10-21 07:50

  • STM32F103芯片掉电复位状态下GPIO引脚状态

    STM32F103芯片复位状态下GPIO引脚状态应为默认值低电平,但是我测试的时候发现在单片机刚开始掉电时,单片机的引脚输出了高电平。因此在设计电路时应考虑单片机电源应比其他电源掉电慢。

    2017-02-27 00:06

  • 请问ADXL362初始化后的引脚状态是什么状态

    各位工程师:大家好!最近在用ADXL362做一款手环设备。请问大家一下,当芯片初始化后各个引脚状态是什么状态?希望得到大家的帮助或者相关的资料,谢谢大家 以上宏雁

    2018-08-17 06:59

  • STM32F769I-DISCO在代码中为什么无法控制引脚状态

    明明数据手册里标的是D7对应PK4引脚,也就是设置GPIOK GPIO PIN 4才应该是改变这个引脚状态,但是之后实验发现改变GPIOJ 3反而是改变这个PK4的状态?而且在main函数里不管写

    2024-03-19 06:28

  • 请问STM32F4时IO口是什么状态

    请教:STM32F4 时,IO口是什么状态 ? 高电平?低电平 ?还是其他的状态?谢谢 !

    2018-10-19 08:33