_PIN_4,GPIO_PIN_SET)HAL_GPIO_WritePin(GPIOB, GPIO_PIN_4,GPIO_PIN_RESET)来进行控制,也就是电平
2019-01-21 06:43
近期用到AD9164,用8个lane,多次断电重启后发现偶尔会出现sync无法拉高的现象,而处理器一直在向DAC的204B接口发送K28.5编码,通过读取AD9164的寄存器发现 0x46D或者
2023-12-01 08:18
的refclk为275Mhz,glbclk也是275MHZ,线速率为11G, 配置完成后FPGA内部的SYNC无法拉高,查看204B的物理核接收的数据,非常乱, 求教各位大神,出现这种情况是什么原因,有没有那个大神调试中也遇到过这种问题,怎么解决的,谢谢!!!!
2023-12-06 06:52
)之后,接着应该在第九位将SDA拉高,等着DA芯片的应答,但是问题出现了,发现SDA无法拉高,后来经检查发现是由于DA芯片在第八个脉冲下降沿一到就立即就将SDA拉低了,导致单片机无法在第八个脉冲结束时将
2024-12-23 06:13
mcu接到了 nand flash , mcu能够读到芯片的ID数据。 cs管脚通过5K电阻接到3.3伏,这个管脚我配置成普通GPIO模式,是可以拉高拉低的,这说明硬件连接没有问题。但是, cs信号
2024-05-22 06:45
TPS3809I50参照设计电路,接烧写器后无法烧程序,如换用阻容复位就可以烧写。为何电压拉低在1.7V无法拉高到5V
2023-06-14 09:13
从 ESP 数据表可以看出,对于 3.3v 电源,逻辑高电平的阈值是 2.475v。 我假设它没有在 GPIO0 上获得所需的 2.475v,因为我通过 LED 和一个 1K 电阻将它拉高,这会导致
2023-06-05 07:44
各位,之前买了stm32f103的空pcb板子,焊好之后程序烧进去IO口无法拉起,换了一块淘宝买的最小系统,相同的程序烧进去对应的IO口可以拉起。两个晶振的电容都是10P的复位键的电阻10K电容10U,JTAG口是10K三个,104的电容,各位,麻烦了。
2018-10-25 08:45
STM32L031芯片boot0管脚拉高,无法进入系统自带boot,还需要怎样设置才能进入系统boot
2018-12-12 08:52
电路连接如下图所示, 电路图情报: 1.电位计的DIN,SYNC,SCLK端子接的是3.3V转5V的芯片, 2.SDO接的是5V转3.3V的芯片,并且SDO端子已通过2.2k电阻上拉到5V, 3.电位计使用的是5V单电源供电。 问题点: 板子上电后,SDO的端子一直是低电平,无法拉高。
2023-12-01 06:21