• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 用cubemx生成stm32f103的代码电平无法拉高拉低

    _PIN_4,GPIO_PIN_SET)HAL_GPIO_WritePin(GPIOB, GPIO_PIN_4,GPIO_PIN_RESET)来进行控制,也就是电平

    2019-01-21 06:43

  • ad9164偶尔sync无法拉高怎么解决?

    近期用到AD9164,用8个lane,多次断电重启后发现偶尔会出现sync无法拉高的现象,而处理器一直在向DAC的204B接口发送K28.5编码,通过读取AD9164的寄存器发现 0x46D或者

    2023-12-01 08:18

  • ARM的GPIO无法拉高

    使用的是ARM7 LPC2220,设置 USB_REST对应P0.27;代码如下:IO0DIR |= (1

    2013-08-09 17:26

  • DAC8571的I2C通信,SDA无法拉高的原因?

    )之后,接着应该在第九位将SDA拉高,等着DA芯片的应答,但是问题出现了,发现SDA无法拉高,后来经检查发现是由于DA芯片在第八个脉冲下降沿一到就立即就将SDA拉低了,导致单片机无法在第八个脉冲结束时将

    2024-12-23 06:13

  • Ads7142在执行一次完整的读寄存器时出现波形无法拉高的情况,怎么解决?

    我们在使用ADS7142时,发现通过IIC读取其内部数据发生问题。 详细如下, Ads7142在执行一次完整的读寄存器时出现波形无法拉高的情况。时序以及波形如下图所示: 第一个数据帧执行完成

    2024-12-17 06:21

  • STM32F103ZET6 CS信号无法拉高的原因?

    mcu接到了 nand flash , mcu能够读到芯片的ID数据。 cs管脚通过5K电阻接到3.3伏,这个管脚我配置成普通GPIO模式,是可以拉高拉低的,这说明硬件连接没有问题。但是, cs信号

    2024-05-22 06:45

  • ad9689配置完成后FPGA内部的SYNC无法拉高怎么解决?

    的refclk为275Mhz,glbclk也是275MHZ,线速率为11G, 配置完成后FPGA内部的SYNC无法拉高,查看204B的物理核接收的数据,非常乱, 求教各位大神,出现这种情况是什么原因,有没有那个大神调试中也遇到过这种问题,怎么解决的,谢谢!!!!

    2023-12-06 06:52

  • 怎样使用STM32GPIO模拟I2C总线时序

    开漏模式输出高电平,是释放总线,从机可以拉低;而输出低电平,则是锁住总线,从机无法拉高。下面是代码:/******************************************************************************* I2C驱动(

    2022-02-22 06:48

  • 经过验证的GPIO模拟I2C时序代码

    开漏模式输出高电平,是释放总线,从机可以拉低;而输出低电平,则是锁住总线,从机无法拉高。下面是代码:/******************************************************************************* I2C驱动(

    2021-12-28 19:36

  • STM32GPIO使用

    分享本文,介绍STM32GPIO使用。

    2020-09-03 09:28