• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • Allegro中关于等长的自动功能

    有了单线的自动等长,那就肯定不会放过板上随处可见的差分了,看大招——Auto-interactive Phase Tune。现在板子的速率越来越高,板上的差分线也就跟着越来越多,对内等长的工作量自然就加大了。但是自从有了绕线新功能,就再也不担心

    2018-10-19 15:33

  • 做内层PCB设计需要了解那些内容布局布线和等长技术你了解吗

    经常画高速板的同学都知道,10个高速板有9个要等长,而且内存出现的频率尤其频繁,整的现在画板子不两下都有点不习惯。好在上期给大家介绍了几种快的不能再快的

    2018-11-11 10:55

  • 等长更快的操作方法

    从早期的15.x版本到如今依然运用广泛的16.5版本,不管是差分对内还是组间,等长的命令只有一个Delay Tune可以用,不过就这一个命令从速度上来讲依然比其他软件要快。

    2018-07-20 15:27

  • 等长的命令和技巧

    上述并行总线等长布线的概念。但因为这些串行信号都采用差分信号,为了保证差分信号的信号质量,对差分信号对的布线一般会要求等长且按总线规范的要求进行阻抗匹配的控制。

    2018-11-29 15:34

  • 关于一个一个等时不等长的DDR设计

    对于时序方面的控制,理论上只有一个办法——等长,速率越高的DDR,等长控制越严格,从±100mil,到±50mil,甚至±10mil。 本来我们的layout工程师也是在这样一条路上稳步前进。但是最近有个DDR4的

    2021-03-26 11:57

  • 雷电击影响因素有哪些

    地面倾角对特高压线路的击特性有显著影响,山坡地形下地面对导线屏蔽作用减弱,导致击电流范围增加,同时杆塔更容易受到远距离大电流击。

    2019-10-27 10:58

  • PCB设计中如何实现等长走线

    在 PCB 设计中,等长走线主要是针对一些高速的并行总线来讲的。由于这类并行总线往往有多根数据信号基于同一个时钟采样,每个时钟周期可能要采样两次(DDR SDRAM)甚至 4 次,而随着芯片运行

    2020-11-22 11:54

  • Allegro的通用等长规则设置方法

    本例中需要实现PCI-e金手指到EMMC芯片等长,包括D0-D7,CLK,CMD这10条网络。查看各条网络,确认是否存在串联匹配电阻。本例中,仅在时钟线上存在,如下图的高亮器件。

    2019-06-22 09:44

  • 以太网布线的差分对等长规则

    分线,千兆模式下是4对差分线。在部分PHY芯片的Datasheet或者应用手册中会给出MII/RMM/GMII/RGMII接口,MDI接口的等长规则,但是很少有厂家提到以太网变压器与RJ45之间的差分对等长规则。

    2019-05-26 09:38

  • 解答变压器为什么双线并及双线并的特点与好处

    变压器双线并是为了使输出(或输入)的中点电压刚好是头尾两端输出电压的一半。双线并一般不用于初级绕组,因为两线的电压差太高,容易击穿。采用双线并一般是次级(即低压)双线并

    2018-10-31 18:54