• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 评估低抖动PLL时钟发生器的电源噪声抑制

    本文讨论电源噪声干扰对基于PLL时钟发生器的影响,并介绍几种用于评估由此产生的确定性抖动(DJ)的测量技术。派生关系显示了如何使用频域杂散测量来评估时序抖动行为。实验室台架测试结果用于比较测量技术,并演示如何可靠地评估参考

    2023-04-11 11:06

  • 环路时钟发生器清除抖动,提供多个高频输出

    AD9523、AD9523-1和AD9524时钟发生器(如图1所示)由两个串联的模拟PLL组成。第一个PLLPLL1)清除参考抖动,而第二个

    2023-02-02 17:29

  • 如何选择合适的时钟发生器

    系统设计师通常侧重于为应用选择最合适的数据转换,在向数据转换提供输入的时钟发生器件的选择上往往少有考虑。然而,如果不

    2020-11-22 11:34

  • 详解PLL锁定时间精确测量

    PLL参考时钟PLL反馈时钟的频率和相位相匹配时,PLL则被称为是锁定状态。达到锁定状态所需的时间称为锁定时间,这是

    2018-03-14 15:17

  • Xilinx FPGA普通IO作PLL时钟输入

    普通IO可以通过BUFG再连到PLL时钟输入上,但要修改PLL的设置 input clk的选项中要选择"No Buffer";

    2017-02-09 12:54

  • FPGA设计:PLL 配置后的复位设计

    先用FPGA的外部输入时钟clk将FPGA的输入复位信号rst_n做异步复位、同步释放处理,然后这个复位信号输入PLL,同时将clk也输入PLL。设计的初衷是在PLL

    2020-03-29 17:19

  • 如何建立一个简单的PLL电路

    本实验活动介绍锁相环(PLL)。PLL电路有一些重要的应用,例如信号调制/解调(主要是频率和相位调制)、同步、时钟数据恢复,以及倍频和频率合成。在这项实验中,您将建立

    2023-07-10 10:22

  • 关于UART/CAN/PLL时钟计算波特率的方法

    SWM系列关于UART/CAN/PLL时钟相关模块,计算波特率的方法。

    2022-03-18 16:52

  • 基于 PLL 的零延迟缓冲的系统应用

    本应用报告介绍了实现 IDT 基于 PLL 的零延迟缓冲的输入参考时钟和输出时钟之间定义的相位关系的不同方法。该报告重点介绍了

    2021-06-15 10:48

  • 时钟合成器和时钟发生器的区别

    时钟合成器和时钟发生器是两种用于产生时钟信号的电子器件,它们在功能和应用上有一些区别。

    2023-11-09 10:26