电子发烧友网站提供《PLL1705/PLL1706双通道PLL多时钟发生器数据表
2024-08-22 11:32
基于PLL信号发生器的设计资料
2012-08-20 11:48
:锁相环中的两个已建模的噪声源(绿色和蓝色)及其对系统输出的频率响应环路带宽内部(低通频率响应)PLL产生的噪声分为两个部分——闪烁噪声和白噪声,但环路带宽外部(高通频率响应)的噪声在数据表中通常表示为开环VCO性能。…
2022-11-17 06:57
概述:AD9577是一款既提供一个多路输出时钟发生器功能,又带有两个片上锁相环内核PLL1和PLL2,专门针对网络时钟应用而优化。
2021-04-06 06:49
概述:MAX3625B是MAXIM公司生产的一款提供三路输出的低抖动,高精度时钟发生器。该MAX3625B是为网络应用而优化的低抖动,高精度时钟发生器。该器件集成一个晶体振荡器和锁相环(
2021-05-18 07:39
AKD8140A Ver.2,AK8140A可编程多时钟发生器评估板。评估抖动性能和功能很容易
2020-07-27 15:01
AD9576 / PCBZ,AD9576评估板提供多输出时钟发生器功能,包括两个专用锁相环(PLL)内核,具有灵活的频率转换功能,经过优化,可作为整个系统的强大异步时钟源,提供扩展功能通过监控和冗余
2019-02-25 09:40
本章节介绍了 Cyclone® IV 器件系列中具有高级特性的层次时钟网络与锁相环 (PLL),包括了实时重配置 PLL 计数器
2017-11-14 10:09
进了STOP模式后,PLL停掉了,所以,如果开始的时钟配置,用的是PLL,那么唤醒后,需要重新配置RCC。如果使用的是PLL,及时是用MSI作为
2021-08-18 08:17
AD9525 / PCBZ,用于AD9525时钟发生器的评估板。 AD9525旨在支持长期演进(LTE)和多载波GSM基站设计的转换器时钟要求。 AD9525提供低功耗,多输出,
2019-02-25 08:38