不仅充分利用了逻辑资源,还能使系统设计显得更加紧凑。文中主要介绍了采用CPLD实现32 bit 33 MHzPCI从设备接口
2019-05-29 05:00
充分利用了逻辑资源,还能使系统设计显得更加紧凑。文中主要介绍了采用CPLD实现32 bit 33MHzPCI从设备接口的
2019-06-20 05:00
CPLD作PCI接口所构成的系统模型如图1所示。这里,CPLD/FPGA用于完成PCI主/
2019-06-17 05:00
与CPLD一方作为主控方,另一方作为PCI从设备。这样做的目的是为了简化问题,降低系统造价。 PCI
2019-04-24 07:00
PCI总线是高性能的32/64位同步总线,具有严格的规范保证数据传输的可靠性,微处理器与高集成度的外围设备提供高速安全的接口
2018-12-04 10:35
接口,本地总线时钟可和PCI时钟异步。PC9054内部有6种可编程的FIFO,以实现零等待突发传输及本地总线和
2008-10-09 11:23
异步。PC9054内部有6种可编程的FIFO,以实现零等待突发传输及本地总线和PCI总线之间的异步操作;支持主模式、从模
2018-12-05 10:12
怎么实现基于IP内核的PCI总线接口设计?
2021-05-27 06:34
断。可以从两个局部总线中断输入生成一个PCI中断。(3)总线驱动。PCI9050直接生成所有的控制、地址和数据信号,用于
2018-11-29 14:52
的PCI总线速度更快(数据传输率为133 Mb/s)、实时性更好、可控性更佳,更易于实现高速实时的I/O口控制卡、通信接口卡、数据采集卡等。但
2019-04-29 07:00