• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • Vivado的仿真详细过程

    本文通过一个简单的例子,介绍Vivado 的仿真过程。主要参考了miz702的教程,同时也参考了Xilinx的ug937, xapp199.。

    2018-11-10 10:53

  • 使用Vivado通过AXI Quad SPI实现XIP功能

    本博客提供了基于2023.2 Vivado的参考工程,展示如何使用Microblaze 地执行(XIP)程序,并提供一个简单的bootloader。

    2024-10-29 14:23

  • MicroBlaze性能详解

    MicroBlaze是一个高度灵活可以配置的软核。你可以根据你设计的需要,对MicroBlaze进行裁减,用最少的资源完成设计的需要。 MicroBlaze的基本特性: 32个32位的通用寄存器

    2017-11-25 09:11

  • Vivado开发软件板验证教程

    系统性的掌握技术开发以及相关要求,对个人就业以及职业发展都有着潜在的帮助,希望对大家有所帮助。本次带来Vivado系列,使用Vivado开发软件板验证教程。话不多说,上货。

    2023-03-08 14:21

  • Vivado利用Tcl脚本对综合后的网表进行编辑过程

    在ISE,对综合后的网表进行编辑几乎是不可能的事情,但在Vivado下成为可能。Vivado对Tcl的支持,使得Tcl脚本在FPGA设计中有了用武之地。本文通过一个实例演示如何在

    2017-11-18 03:16

  • 基于MicroBlaze处理器的BPIFlash操作

    本文主要介绍MicroBlaze在 FPGA中的应用,并结合实际工程介绍如何设计MicroBlaze微处理器与BPI Flash接口以及如何提高BPI Flash的烧写速度,同时也简单介绍利用

    2017-11-17 09:41

  • xilinx Vivado工具使用技巧

    Vivado Design Suite中,Vivado综合能够合成多种类型的属性。在大多数情况,这些属性具有相同的语法和相同的行为。

    2019-05-02 10:13

  • Xilinx Vivado I/O延迟约束介绍

    1 I/O延迟约束介绍 要在设计中精确建模外部时序,必须为输入和输出端口提供时序信息。Xilinx Vivado集成设计环境(IDE)仅在FPGA边界内识别时序,因此必须使用以下命令指定超出这些边界

    2020-11-29 10:01

  • 使用JTAG仿真器在vivado环境抓信号时报错咋办?

    在使用JTAG仿真器在vivado环境抓信号时,报如下错误:

    2023-11-14 10:37

  • PYNQ中MicroBlaze程序文件的加载过程

    在PYNQ的base overlay 中添加了MicroBlaze,通过MicroBlaze 来配置PMOD 和ardonio 接口并驱动外部设备。

    2019-03-16 09:15