嗨,我正在使用spartan6 LX100 676。目前我的利用率是8%,所有引脚分配,2 pll使用,2 mcb(DDR2-240Mhz DDR)。大多数数字引脚工作在80Mhz频率。运行
2019-05-30 09:48
大家好,我目前正在研究Spartan 6 LX100的代码,我已准备好大约70%的代码。我决定在中途实施设计,以避免最后的任何意外,它不适合。当我合成设计时,它似乎还有一些空间可以映射:切片逻辑
2019-07-30 09:55
你好!我正在使用斯巴达6 lx100与斯巴达6 lx9进行通信,它位于不同的主板上。它们之间的连接是点对点的,通过30厘米电缆和100Mhz LVDS信号。我应该使用外部驱动器和接收器还是fpgas
2019-06-24 15:44
嗨,从Spartan 6 LX-45迁移到LX-100部件时收到错误消息。谢谢,Vikesh
2020-05-20 09:35
我可以通过LX45T -2部件很好地满足时序,但是具有完全相同的设计和约束,LX100T -3部件将无法满足时序要求。我已经打开了FPGA编辑器,并注意到它选择了远远超出ODDR的FF,它无法及时
2018-10-17 14:25
海,目前我在我的设计中使用Spartan6 LX100 FPGA。它有4个MCB模块,我们的要求需要一个32位DDR3接口,因此我们计划使用2个MCB模块作为单个32位总线。任何人都可以告诉我们一个
2019-06-11 12:43
我在Jtag链中使用Spartan6 LX75T和LX100,erliear它过去工作正常,但现在我得到下面的devde id不匹配错误。我还有两套电路板可以正常工作。影响状况:信息:iMPACT
2019-06-17 09:57
我想估计当我使用FPGA作为时钟分频器时我会看到多少噪音。假设我有一个spartan-6(lx25或lx100)在一个不错的pcb上实现,具有足够的去耦电容,符合要求文件(并且每个银行额外增加几个
2019-06-20 16:46
嗨,这是我的配置:XUPV5LX110T卡和ISE设计套件11.1iI尝试了一个带有MB和uart ip的简单项目来测试连接但是没有运气Xilinx_XUPV5_LX110T包被复制并在我创建项目
2019-08-21 10:07
我想知道我是否可以使用XC17v16来配置我的spartan-6 LX100T?如UG380所述,“主串行模式配置仅适用于Platform Flash XCFS和XCFP PROM。”,它是真的
2019-07-16 08:48