`【问题】host(PC)使用如下图的USB3.0 FMC转换板通过FMC LPC接口连接KC705。期望host能过识别KC705这个设备(例如,lsu*** 命令能够看到或者window设备管理
2020-01-17 16:47
嗨,KC705 REV 1.2板使用和XilinxIP - 映射到PCI Express(PCIe)Gen2 v2.5的AXI存储器将被使用invivadowith KC705。当我想自定义此IP
2019-09-23 13:26
嗨,我在KC705板上发现了一个错误。它产生200MHz差分时钟,由SIT9102用于DDR3,电压为2.5V。但是,HP BANK的VCCO仅为1.5V。它是否匹配?但在VC709主板上,需要进行如下测量?衡量的影响是什么? PS:第一张图片是
2020-07-25 11:00
嗨,我想在Kintex 7(KC705)评估板上通过GTK SMA连接器创建12GHZ环回。在Kintex 7(KC705)评估板上是否有用于此目的的参考设计或部分可用
2019-09-29 10:48
嗨,我想在Kintex 7(KC705)评估板中获得尽可能多的端口12GHZ。PCIe端口是Kintex 7(KC705)评估板中唯一提供8个GTK端口的端口。PCIe
2019-09-29 08:21
嗨,大家好,我有kc705板,我正在尝试使用10千兆以太网子系统IP核实现10千兆以太网设计。我的问题是我需要用312.5MHZ时钟为GTX收发器供电(因为我使用的是XGMII接口的32位总线)并且
2019-09-27 09:51
KC705 PDF原理图的链接对我不起作用。我已经下载了其他一切OK。有人可以纠正这个或给我发送PDF吗?KC705原理图PDF(修订版1.1)(版本1.1,1812 KB)[PDF]
2020-07-27 06:51
你好叉子,作为标题,KC705上的FPGA是通用工程样品(ES)硅或初始工程样品(ES)硅?怎么能识别它?Pofeng
2019-09-04 10:43
我正在使用提供的UCF文件用于KC705评估板:200MHz系统时钟(SYSCLK_P / N)指定为LVDS(1.8v)进入bank 33,其vcco为1.5V,我使用的LED设置为LVCMOS15。MAP不喜欢这样并抛出错误。我该如何解决这个问题?
2020-07-14 11:32
我正在为KC705板的EEPROM I2C接口工作。它看起来像“xiic_eeprom_example.c”代码在“while((TransmitComplete)||(XIic_IsIicBusy
2020-04-03 10:03