• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • Virtex-5(XC5VFX200T)HSWAPEN引脚和电源电流问题的解决办法?

    你好,我目前在我的设计中使用Virtex-5 XC5VFX200T,在我的调试中我发现了一些关于HSWAPEN引脚和电源电流的问题。我的200T的电源如下:(1)VCCO_0至VCCO_34

    2020-07-13 08:59

  • 在HS上让HSWAPEN开放是否安全?

    嗨,我们有一个新的S6LX150板,并且已经像以前的Virtex4设计那样打开(浮动)HSWAPEN。我们在S6文档中找不到实际情况,除了UG380V1.0第39页上的相关内容9.如果HSWAPEN

    2019-06-28 15:33

  • 如何拉低我的FPGA的所有io引脚状态?

    HSWAPEN引脚有疑问。我拉下这个针。问候,Shahul以上来自于谷歌翻译以下为原文Hi all,i have a problem in spartan-6 FPGA(XC6SLX9TQ144

    2019-07-26 12:00

  • 编程后设备状态正在改变

    大家好,这里我们使用的是ISE 13.2和spartan-6“xc6slx9-tqg144-B”。我们将引脚M0保持为“3.3v”并将引脚M1保持为“gnd”。但问题是在编程之后,当我们在影响中读取

    2019-03-06 13:29

  • 哪些FPGA 6 Spartan引脚可以分配数据信号

    否意味着我可以使用102个引脚中的任何一个来分配我的数据信号?详细介绍每个IO引脚名称,如HSWAPEN,GCLK,GCLK_USERCCLK,VREF,SCP,AWAKE,DOUT_BUSY

    2019-04-23 06:55

  • 如何帮助另一个DONE引脚保持低电平

    我需要帮助另一个DONE引脚保持低电平。请参考附件示意图。我将这些设备置于主从串行配置中。检查所有与Spartan和FLASH相关的权力。Jtag工作正常。我可以编程FLASH和/或Spartan

    2020-06-01 11:47

  • FPGA无法配置

    我在用着XC6SLX100(FGG676)带有XCF32P平台闪存。通过JTAG读取状态寄存器显示MOD PIN M [0],MOD PIN M [1]和HSWAPEN设置为逻辑1.在PCB上

    2019-05-22 12:06

  • 求解答斯巴达6多电压问题!

    细,以太网正常,1.8伏组上的共享总线上的数据被破坏,导致以太网中的数据包丢失。即使将该bank上的所有FPGA引脚设置为输入也会破坏数据。我也尝试删除所有引脚连接,并使用上拉,拉下和浮动bitgen

    2019-07-15 13:01

  • 使用JTAG编程位到SPI ROM throgh FPGA时没有CCLK输出是怎么回事?

    状态:1. HSWAPEN:低2. Program_B:高3. INIT_B:高完成:高。谢谢,-Tarzan以上来自于谷歌翻译以下为原文Hi All, there is an issue about

    2019-06-27 09:23

  • XC6SLX9 JTAG编程失败

    ] GTS_CFG_B状态:0 [4] GWE状态:0 [5] GHIGH状态:0 [6]解密错误:0 [7] DECRYPTOR ENABLE:0 [8] HSWAPEN PIN:0 [9] MODE PIN M [0

    2019-06-25 13:16