• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • ADSP-TS201的外部接口技术和连接实例

    ADSP-TS201采用超级哈佛结构,静态超标量操作适合多处理器模式运算,可直接构成分布式并行系统和共享存储式系统。其性能如下:(1)最高工作主频可达600 MHz,指令周期为1.67 ns。支持单指令多数

    2019-04-12 07:00

  • ADSP-TS101S MP系统仿真与分析

    用于多处理TigerSHARC系统的集群总线通信的详细信号完整性和时序分析。该系统由8个ADSP-TS101S器件,一个主处理器

    2019-08-30 09:24

  • ADSP-21261/ADSP-21262/ADSP-21266是SHARC嵌入式处理器

    包括2兆位双端口SRAM存储、4兆位双端口ROM、支持22个DMA信道的I/O处理器、6个串行端口、SPI接口、外部并行总线和数字应用接口。

    2020-10-14 16:59

  • ADSP-2100系列数字信号处理器

    -21xx集成功能的基本集上增加了一个16位主机接口端口(HIP)。主机端口提供了一个简单的接口,用于主机微处理器或微控制,如8031、68000或ISA总线。  ADSP-

    2020-07-17 14:23

  • ADSP-21467/ADSP-21469是SHARC处理器

    ADSP-2146x处理器连接到公共共享外部DDR2内存,以创建共享外部总线

    2020-10-12 17:17

  • ADSP-21160M/ADSP-21160N是数字信号处理器

    端口提供集成的无胶多处理支持。外部端口支持一个统一的地址空间(见图4),允许处理器间直接访问每个处理器的内部内存。分布式总线

    2020-10-15 17:46

  • 一种基于TS101的SAR回波信号模拟设计

    应用。TigerSHARC DSP有两个独立的32位处理器核,或者多指令多数据流(MIMD)结构。每个处理单元都能在单周期执行一次乘法,以及加法,对于300 MHz的ADSP

    2019-07-22 06:29

  • 分享一种不错的基于TigerSHARC系列DSP的应用设计

    本文主要结合ADI公司的高性能ADSP-TS201的结构特点,讨论了在系统设计的过程中应该重点注意的几个问题和ADSP-TS201的外部接口技术,并给出了其与SDRAM,FPGA的连接实例,对基于

    2021-05-27 06:59

  • 如何利用FPGA与ADSP TS201设计总线接口?

    在雷达信号处理、数字图像处理等领域中,信号处理的实时性至关重要。由于FPGA芯片在大数据量的底层算法处理上的优势及DSP芯片在复杂算法

    2019-08-09 06:56

  • 如何采用ADSP-TS101实现高速信号处理系统的设计?

    求一个解决系统中主处理器在较高工作频率300 MHz下稳定工作的问题,以及在两个主芯片之间和主芯片与数据存储芯片之间数据高速互联的问题,提高系统的性能,满足设计要求的基于ADSP-TS101高速信号处理系统。

    2021-04-12 06:39