• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 面向多核DSP的FSDP是如何设计并实现的?

    面向多核DSP的FSDP是如何设计并实现的?异构多核DSP总体结构快速共享数据缓冲池FSDP体系结构

    2021-04-07 06:07

  • c6678的DDR3cache和多核同时写入的问题

    各位工程师好:       问题一:             我想每个核分别直接访问使用DDR3中的一块数据,单核运行时所花时间较小,但是多核运行时只有一个核和单核运行时的时间消耗相同,其他核花费

    2018-06-21 17:51

  • 多核DSP共享空间CACHE问题

    使用的而是C6678,能否在4M共享内存上设置一段空间,使其不可cache,每次取值和赋值都在共享4M上操作。

    2018-06-21 10:10

  • 浅谈多核DSP技术

    多核DSP也许对大多数人而言并不是个陌生的概念,早在几年前,为了提升性能、降低功耗,在处理器中增加内核已经成为计算和嵌入式处理器产业的标准作法。 然而,正当多内核技术在处理器领域发展得红红火火之时

    2017-11-03 11:24

  • 多核DSP关键技术及其应用有哪些?

    多核DSP关键技术有哪些?多核DSP的应用有哪些?主流多核DSP介绍

    2021-04-21 06:10

  • 基于面向SDR应用的多核DSP低功耗设计

    基于面向SDR应用的多核DSP低功耗设计

    2017-10-19 10:40

  • 基于Costar_的异构多核DSP设计与实现

    基于Costar_的异构多核DSP设计与实现

    2017-10-20 08:27

  • 多核DSP的多路同步时钟信号设计

    到8核DSP芯片C6678,提供出DSP核工作时钟、DDR3数据读写时钟、RapidIO和PCIe数据传输时钟、千兆网络加速器等时钟信号。文中介绍了详细的电路设计、时钟芯片配置以及

    2016-11-28 23:47

  • 基于共享内存多核数据结构研究

    随着计算机硬件技术的发展,如今我们已经迈入了多核CPU时代.然而,作为软件核心的数据结构仍然是按照单核CPU和顺序型准则来设计的.在基于共享内存的多核时代,大量并发运行的线程会交替地修改数据,产生

    2018-01-15 11:34

  • 多核DSP的多路同步时钟信号设计

    到8核DSP芯片C6678,提供出DSP核工作时钟、DDR3数据读写时钟、RapidIO和PCIe数据传输时钟、千兆网络加速器等时钟信号。文中介绍了详细的电路设计、时钟芯片配置以及

    2016-10-15 22:43