Cadence_Sigrity_Seminar,Cadence_Sigrity_Seminar
2013-05-15 11:02
本节介绍Cadence® Sigrity™ 2017 QIR2版本中XtractIM™的新增功能。在该版本中,去耦电容的引脚信息被添加到由XtractIM生成的SPICE模型的MCPheader中。
2018-04-20 08:55
之前和大家分享过电源完整性之仿真设计原理链接: link.今天接着上一篇文章总结一下电源直流压降的的仿真操作流程及一些simulation中的设置参数,用到的时候Cadence Sigrity 中
2021-11-09 19:51
在做一个集成DDR4内存条模组的硬件项目,需要对DDR4模组的信号进行板级仿真,在镁光有下载到内存条的spice模型(.sp格式)和DDR芯片的.ibs模型;参考了Cadence Sigrity
2021-05-27 18:14
之前和大家分享过电源完整性之仿真设计原理链接: link.今天接着上一篇文章总结一下电源直流压降的的仿真操作流程及一些simulation中的设置参数,用到的是Cadence Sigrity 中
2021-11-09 20:21
美国Cadence公司近日宣布发布Cadence Sigrity 2018版本,该版本包含最新的3D解决方案,帮助PCB设计团队缩短设计周期的同时实现设计成本和性能的最优化。 独有的3D设计及分析
2018-07-25 17:59
目标阻抗检查是评判PDN性能pass/fail的极好指标。除了已经执行的连续曲线检查之外,OptimizePI还增加了在特定频率点报告阻抗结果的功能。这些频率点是在HTML报告选项窗口中定义的,如下所示。
2018-04-28 15:28
EDA 领域需要运用许多不同的运算软件,然而 EDA 行业所面临的挑战在于,设计团队总需要采用当前的处理器来设计及创建下一代的 SoC。 在 1990 年代和 2000 年代,微处理器公司将处理器的性能每年提高了约 50% 来解决这个问题。部分原因是摩尔定律在没有产生功耗问题的同时,提高了硅芯片的性能;还有部分原因来自于处理器架构的提升,可以通过更聪明的方法来执行乱序执行(Out-of-order Execution)、分支预测(Branch Prediction)以及解决所有其他设计上遭遇
2021-04-08 11:41
PowerDC是业界唯一一款电热协同仿真工具,能够给出在考虑电热相互影响的情况下,整板的直流电压降,电流密度分布,温度热量分布以及所有过孔通过电流的情况,并基于仿真结果给出最优的VRM感应线放置位置。PowerDC也可以为封装设计提取标准的JEDEC热阻模型。
2019-03-12 08:00
Cadence 17.4后 将ORCAD与ALLEGRO的联系更加紧密,同时PCB仿真功能有明显的提升,以前PCB的后仿真基本是在Cadence Sigrity中完成。
2024-02-26 09:12