CDCLVP1204是一个低附加抖动的LVPECL扇出缓冲器,它可以生成两个可选的LVPECL、LVDS或LVCMOS输入的四个副本。
2020-07-09 10:05
数字集成电路设计出了一数码显示八路抢答器电路,该电路具有成本低、元器件容易得到、路数多、数码直观显示、性能稳定等诸多优点,而且该电路也可作数字集成电路应用的一个范例,来作为学习使用数字集成电路之用
2008-12-01 21:13
DAC3482的评估板(DAC3482EVM))从时钟发生器出来的FIFO_OSTR信号连入时钟缓冲器CDCP1803后才输出到DA中,想问下这其中的
2024-12-23 07:05
1米线代替)进行采集和显示。具体设计任务是:a. 现场模拟信号产生器。b. 八路数据采集器。c. 主控器。(2)设计要求①基本要求a. 现场模拟信号产生
2021-12-07 13:41
磁片电容两块。发光二极管12支。设计一个八路彩灯,要求如下:1、八路彩灯从左到右依次亮,时间间隔0.5s;2、八路彩灯从右到左依次灭,时间间隔0.5s;3、
2016-05-04 14:56
需求。作为该最新博客系列的开篇文章,我将帮助您了解如何正确测量时钟缓冲器的附加抖动。为什么抖动很重要?在当今数据通信、有线及无线基础设施以及其它高速应用等高级系统中,时钟
2018-09-13 14:38
ADCLK846 / PCBZ,ADCLK846评估板是一款高性能时钟扇出缓冲器。评估板采用高品质Rogers介电材料制造。传输线路径尽可能差分地保持接近100欧姆
2019-02-21 09:54
毕设题目 :75mhz双路时钟缓冲器,求助
2021-02-27 21:45
`求大神帮我讲讲4511型八路抢答器的参数设计`
2017-05-18 16:18
基于Proteus的八路抢答器
2015-04-14 11:58