• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • AVM系统算法框架搭建的方法

    AVM(Around View Monitor),中文:全景环视系统。AVM已经是一种较为成熟的技术,中高端车型均有部署,但详细讲述AVM系统算法的技术博文并不多。作者在工作中搭建了一套

    2023-05-15 15:24

  • 使用AMD Vitis Unified IDE创建HLS组件

    这篇文章在开发者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 传统 IDE) 的基础上撰写,但使用的是 AMD Vitis Unified IDE,而不是之前传统版本的 Vitis HLS。

    2025-06-20 10:06

  • 如何在Unified IDE中创建视觉库HLS组件

    Vivado IP 流程(Vitis Unified),在这篇 AMD Vitis HLS 系列 3 中,我们将介绍如何使用 Unified IDE 创建 HLS 组件。这里采用“自下而上”的流程,从 HLS

    2025-07-02 10:55

  • Formal Verification的基础知识

    通过上一篇对Formal Verification有了基本的认识;本篇将通过一个简单的例子,感受一下Formal的“魅力”;目前Formal Tool主流的有Synopsys的VC Formal

    2023-05-25 17:29

  • MIPS-based SoC主导ADAS系统

    Imagination在ADAS(先进驾驶辅助系统)市场拥有强大实力,目前全球大多数的ADAS解决方案都是采用Mobileye的MIPS-based SoC。此外,Imagination的PowerVR GPU技术已被Renesas、TI等领先的汽车芯片厂商用来开发仪表盘与信息娱乐解决方案。

    2016-07-26 20:42

  • 什么是Transition-based基于转移的框架?

    用在生成依存句法树上,则具体表示为从空状态开始,通过动作转移到下一个状态,一步一步生成依存句法树,最后的状态保存了一个完整的依存树。依存分析就是用来预测词与词之间的关系,现在转为预测动作序列。在基于转移的框架中,我们定义了4种动作(栈顶的元素越小表示离栈顶越近

    2019-03-19 13:40

  • 基于PC-Based PLC架构系统应用设计浅析

    随着PC技术的飞速发展,使得IPC(工业控制计算机)以及基于IPC的应用技术同样也得到了突飞猛进的发展。同时,随着Internet技术的应用和所有生产信息过程和控制信息过程的集成与发展,并可通过Internet/Intranet浏览生产过程信息流中的制造过程、操作和监控现场智能设备等,IPC越来越多地承担着SCADA的人机交互控制任务和协同下级小型控制器或智能现场设备的控制任务。总体而言,IPC还是最适合应用于自动化控制平台的。但作为传统主流控制器的PLC,它拥有稳定性好、可靠性高、逻辑顺序控制能力强等优点,在自动化控制领域具有不可替代的优势。但有一大遗憾:其封闭式架构、封闭式系统(研发必须具备自己或OEM的CPU、芯片组、BIOS、操作系统、梯形图编程软件)、较差的开放性势必会造成其应用上的壁垒,也增加了用户维修的难度和集成的成本。

    2019-05-05 08:36

  • digilentIO Explorer USB- Based 主板介绍

    Digilent I/O Explorer USB是一个USB外设装置,它能够使PC对各种外部输入/输出(I/O)设备进行编程。

    2019-11-21 16:03

  • 西门子S7-1500+WinCC Unified精智面板

    本项目是西门子提供的一个码垛垛型生成器程序,它帮助用户为不同的产品和托盘快速创建托盘模式,自动生成码垛点表。而不是手动编程、示教或定义码垛点表。

    2024-03-14 09:26

  • RAM-Based Shift Register Xilinx IP核的使用

    一般来讲,如果要实现移位寄存器的话,通常都是写RTL用reg来构造,比如1bit变量移位一个时钟周期就用1个reg,也就是一个寄存器FF资源,而移位16个时钟周期就需要16个FF,这种方法无疑非常浪费资源。

    2025-01-21 15:42