外围电路如上所述。 问题如下: 未对ADC12DJ3200配置的情况下,FPGA正常启动时(无论FPGA内部是什么程序),ADC12DJ3200器件顶部温度都会迅速上升(1分钟可到60°)。当
2024-11-13 08:22
如题,ADC12DJ3200的上电静态温度是多少?就是不加时钟而且还没配置的时候。我这边设计的板子,上电之后感觉好烫啊
2024-11-28 08:29
您好 。想问一下我选了ADC12DJ3200这片ADC我想问一下这个芯片的PSRR电源抑制是多少,为其供电电源的要求是什么。我一共用了4片AD,不使用LDO。然后如果用TI的PTH08T240W电源芯片。可以给此ADC
2024-12-19 08:15
在板卡上对ADC12DJ3200芯片进行调试,该AD的上电均正常,但是用FPGA对其SPI接口调试时,发现SDO口一直是高电平,不管怎么读都是一样,而SCLK、SDI、CS线均测得有变化,找了好久,一直没找到原因,请问该怀疑哪里呢?谢谢!
2019-06-21 07:03
使用ADC12DJ3200自己开发的板子,2.4G采样率,JMODE3,16lane,双通道模式,输入264MHz,-1dBFS单频信号,信号源输出加了低通滤波器抑制谐波,采样分析谐波不到
2024-11-19 07:22
您好,请问ADC12DJ3200 如何实现双通道、单通道模式切换,谢谢
2024-11-21 07:08
最近在使用adc12dj3200做设计,前端输入模拟信号电路设计,器件手册里面推荐了使用Balun以及balun的型号。我想使用差分运放,不知道行不行?大家有没有推荐的运放型号,谢谢。
2024-12-12 06:27
ADC12DJ3200使用JMODE0的模式下,线速度如何计算,使用Lane Rate = (M x S x N’ x 10/8 x FC)/L此公式无法计算,并且FC的频率是采样率/S吗?
2024-11-19 07:46
请问下TI参考设计的ADC12DJ3200EVM中ADC12DJ3200芯片采样率最高 6.4GSPS,为什么可以采集10GHz(甚至12GHz)的信号呢?谢谢。
2024-11-29 07:45
最近在使用adc12dj3200做设计,该芯片使用两种电压:1.9V与1.1V。手册上推荐1.9V先于1.1V上电。该上电顺序是必须要准守的吗?如果没有按照推荐的上电顺序设计,此芯片能否正常工作?谢谢
2024-12-11 08:38