• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • AD9737A/AD9739A具有哪些特性参数应用?

    本文介绍了AD9737A/AD9739A产品亮点和主要特性,功能框图以及ADI AD9739A FMC卡+ Xilinx SP605评估平台框图,主要特性和ADI AD9739

    2021-05-31 06:44

  • 请问AD9737A这款芯片配什么时钟芯片?

    AD9737A这款芯片配什么时钟芯片,datasheet里提到的ADICLK914频率到达7.5G,而AD9737A要求DACCLK输入范围1.6G—2.5G??怎么用呢?

    2018-08-03 06:08

  • AD9737A这款芯片配什么时钟芯片?

    AD9737A这款芯片配什么时钟芯片,datasheet里提到的ADICLK914频率到达7.5G,而AD9737A要求DACCLK输入范围1.6G—2.5G??怎么用呢?

    2023-12-11 07:07

  • 请问AD9739A的时钟驱动能否使用Lvpecl标准?

    使用Lvpecl电平能够驱动AD9739A的时钟端么?如果可以,能否提供相关的端接电路,并且提供IBIS模型?

    2019-01-09 11:22

  • 使用Lvpecl电平能够驱动AD9739A的时钟端吗?

    使用Lvpecl电平能够驱动AD9739A的时钟端么?如果可以,能否提供相关的端接电路,并且提供IBIS模型?

    2023-12-14 06:34

  • AD9739A MU controler失锁

    目前采用了手册上建议的时钟驱动方案,ADCLK914缓冲驱动,不过做板子有点不一样,是直接将驱动直接接到了AD9739A的时钟上,如下图时钟驱动中两个10nf电容未添加,直流耦合到dac时钟端。但是

    2019-02-15 08:23

  • 请问AD9737A差分输出,每个滤波电路特征阻抗都是50欧,怎么阻抗匹配?

    尊敬的ADI工程师您好:AD9737A这款DAC芯片,datasheet上写到模拟输出差分电阻为70欧,我的需求是:输出差分对的N端接一个无源滤波电路,P端接一个无源滤波电路,每个滤波电路特征阻抗都是50欧,请问怎么阻抗匹配?

    2018-08-01 07:09

  • AD9739A输出信号谐波很大是怎么回事?

    使用AD9739A生成信号,用FPGA的DDS生成信号,见图,谐波特别明显,尤其是2次谐波,信号连接方式参考的是芯片资料中连接90欧电阻及巴伦,时钟采用ADF4350产生,现在不知道问题出在什么地方,希望大神们帮助!图片中产生的信号频率分别为30MHz、100MHz和200MHz。

    2023-12-12 06:52

  • ML605 FPGA开发板驱动AD9739A初始化配置均失败

    在用官方提供的ML605与AD9739A-FMC-EBZ-ND配套的例程文件(cf_ad9739a_mb_edk_14_4_2013_02_11.tar.gz)通过SDK软件烧录system.bit

    2018-08-17 07:50

  • AD9739A输出信号谐波很大,请问是什么问题?

    使用AD9739A生成信号,用FPGA的DDS生成信号,见图,谐波特别明显,尤其是2次谐波,信号连接方式参考的是芯片资料中连接90欧电阻及巴伦,时钟采用ADF4350产生,现在不知道问题出在什么地方,希望大神们帮助!图片中产生的信号频率分别为30MHz、100MHz和200MHz。

    2018-08-09 07:06