• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 时钟合成器和时钟发生器的区别

    时钟合成器和时钟发生器是两种用于产生时钟信号的电子器件,它们在功能和应用上有一些区别。

    2023-11-09 10:26

  • 如何选择合适的时钟发生器

    系统设计师通常侧重于为应用选择最合适的数据转换,在向数据转换提供输入的时钟发生器件的选择上往往少有考虑。然而,如果不慎重考虑时钟发生器的相位噪声和抖动性能,数据转换

    2020-11-22 11:34

  • 带有COB的1Hz时钟发生器电路

    这是带有板上芯片(COB)的1Hz时钟发生器电路。通常,为数字时钟和计数电路应用产生1Hz时钟的电路将IC与晶体和微调电容器等结合使用。

    2022-06-07 10:43

  • 评估低抖动PLL时钟发生器的电源噪声抑制

    本文讨论电源噪声干扰对基于PLL的时钟发生器的影响,并介绍几种用于评估由此产生的确定性抖动(DJ)的测量技术。派生关系显示了如何使用频域杂散测量来评估时序抖动行为。实验室台架测试结果用于比较测量技术,并演示如何可靠地评估参考时钟发生器的电源噪声抑制(PSNR)性能

    2023-04-11 11:06

  • 双环路时钟发生器清除抖动,提供多个高频输出

    AD9523、AD9523-1和AD9524时钟发生器(如图1所示)由两串联的模拟PLL组成。第一PLL(PLL1)清除参考抖动,而第二PLL(PLL2)产生高频

    2023-02-02 17:29

  • 慎重考虑时钟发生器的相位噪声、抖动性能

    系统设计师通常侧重于为应用选择最合适的数据转换,在向数据转换提供输入的时钟发生器件的选择上往往少有考虑。

    2019-08-07 17:51

  • 时钟发生器的基本构造_时钟发生器对主机板的作用

    所有的数字电路都需要依靠时钟信号来使组件的运作同步,每单位时间内电路可运作的次数取决于时钟的频率,因此时钟运作的频率即被大家视为系统运作的性能指针。

    2018-07-21 10:40

  • 基于VersaClock6系列的多输出可编程时钟发生器的应用研究

    与仅仅几年前相比,当今的嵌入式产品已经变得更加复杂和更加先进。设计本身可包括一FPGA以及一单独的图形处理(GPU),外加多个用于视频端接、USB、无线网络、以及高速有线

    2020-03-12 10:44

  • 超低抖动时钟发生器如何优化串行链路系统性能

    ) 频带内和频带外 (VCO) 噪声的影响。基准时钟发生器的相位噪声性能需要在PLL环路带宽内和带宽外都表现得很出色,以符合更加严格的抖动技术规格要求。

    2023-04-17 10:37

  • 双环路时钟发生器清除抖动,提供多个高频输出

    随着数据转换的速度和分辨率不断提高,对相位噪声更低的更高频率采样时钟源的需求也在增长。呈现给时钟输入的集成相位噪声(抖动)是设计人员在创建蜂窝基站、军用雷达系统和其他需要高速、高性能

    2023-03-07 13:58