中,一个时钟源要驱动多个器件,因此可使用时钟缓冲器(通常称为扇出缓冲器)来复制信号源,提供更高的激励电平。图 1. 使用
2022-11-21 07:25
AKD8181D,AK8181时钟扇出缓冲器评估板。因此,很容易评估DC / AC特性并确认产品功能
2020-08-25 15:26
的不确定性,导致抖动增加。在实际系统中,一个时钟源要驱动多个器件,因此可使用时钟缓冲器(通常称为扇出缓冲器)来复制信号源
2018-09-13 10:11
时序逻辑(如分频器)产生的信号作为触发器的时钟沿输入端。门控时钟容易带来时钟漂移、毛刺等,使得触发
2012-01-12 10:40
如图,AD9508的差分输入灵敏度要求在360到2200 mVpp,共模电压在1.05V左右。我们设计的电路如下图:其中OCXOUT为恒温晶振输出,作为AD9508的外接信号源,通过巴伦转换为差分信
2018-08-22 07:57
我想对2GHz的正弦波(相位噪声很低)进行16分频,分频出来的125M信号输入给FPGA,想选用ADi的分频器实现分频功
2019-01-11 13:39
本帖最后由 weihu_lu 于 2014-6-19 16:25 编辑 作者:卢威虎1、前言 分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如
2014-06-19 16:15
ADCLK846 / PCBZ,ADCLK846评估板是一款高性能时钟扇出缓冲器。评估板采用高品质Rogers介电材料制造。传输线路径尽可能差分地保持接近100欧姆
2019-02-21 09:54
ADCLK946 / PCBZ,ADCLK946评估板是一款性能非常高的时钟扇出缓冲器。评估板采用高品质Rogers介电材料制造。传输线路径尽可能保持接近50欧姆
2019-02-21 09:55
ADCLK948 / PCBZ,ADCLK948评估板是一款性能非常高的时钟扇出缓冲器。评估板采用高品质Rogers介电材料制造。传输线路径尽可能保持接近50欧姆
2019-02-21 09:54