AD9467评估板和HSC_ADC_EVALC评估板测试中,发现上位机和
2023-12-20 06:56
AD9467评估板和HSC_ADC_EVALC评估板测试中,发现上位机和
2018-10-09 15:48
各位大牛,请教一下。我现在用AD9467-250,采样时钟用AD9517-3出的200MHz,采集70M、0dBm单音信号。频谱上出现较多的杂散。ADC前端电路按照AD9467手册推荐的设计。
2019-01-25 08:21
我已经看过AD9467的评估板在ZEDboard和KC705的引脚约束为"LVDS_25",对应FPGA的BANK VCCO供电2.5V,但是现在我的项目中FPGA BANK 的VCCO供电是1.
2018-08-06 07:38
用FPGA配置AD9467寄存器,能够从寄存器中读出AD9467的相应寄存器的默认值,但写不进去,为什么?既然能读出来,
2018-09-26 14:22
我已经看过AD9467的评估板在ZEDboard和KC705的引脚约束为\"LVDS_25\",对应FPGA的BANK VCCO供电2.5V,但是现在我的项目中FPGA BANK 的VCCO供电是
2023-12-11 06:36
各位大牛,请教一下。我现在用AD9467-250,采样时钟用AD9517-3出的200MHz,采集70M、0dBm单音信号。频谱上出现较多的杂散。ADC前端电路按照AD9467手册推荐的设计。
2023-12-08 06:52
我使用AD9467-FMC这块板卡配合KC705进行数据采集并测试动态参数,不过算出来的基波频率始终是输入信号的8倍,即使使用的是网站的参考案例,另外动态测试的相关算法已经过验证无误,请问是什么原因造成这种情况呢?
2018-10-15 14:48
目前测试情况为用AD9467采样,中频为10Mhz(13dbm),采样时钟为200Mhz,此时的snr约为70dbc,而当中频为250Mhz的时候,SNR约为53dbc,配置都是默认值,请问是什么原因呢?
2023-12-07 06:44
我正在设计夹层,必须插入KC705评估板上的J2和J22 FMC连接器。我找不到报告相对距离的文档,因此我可以将
2019-09-18 10:23