紧急求助 AD7626问题 ,想知道ad7626 cap1 这个管脚上的电压是多少,只能用10nf的电容么?谁用过AD7626
2020-04-17 12:53
我需要用 Xilinx FPGA 与 AD7626 接口,之间有 CNV、CLK、DCO、D 四对 LVDS 信号,请问 FPGA 里应该采用怎样的 LVDS 电平标准与 AD7626 匹配?
2018-07-27 08:46
AD7626的数字接口分为自时钟模式和回波时钟模式。 但是作为FPGA只能提供一个连续的250M clk+/-,因此存在以下2个问题: 在回波时钟模式下,AD7626没有提供帧头,FPGA接收
2023-12-22 06:34
请教一下关于AD7626时序参数的问题:1.如上图,来自datasheet,参数tMSB指出了最大为100ns,请问此参数是指每个AD7626器件会有所不同,还是说同一个AD7626每次启动会变化
2018-09-10 11:03
请问,ad7626数据手册显示,只有cnv信号支持单端,而clk不支持单端工作?因为目前fpga配置出现问题,不能提供clk、cnv的差分信号。
2018-09-10 11:02
大家好我的名字是fang,我正在连接ADC板(AD7626)和ml605套件。 ADC具有16位LVDS,10Msps输出。我使用ml605 Gclk引脚向AD7626输出20M时钟,它工作,上升沿
2019-04-03 16:26
ADC的工作速率较低,或者需要增加功耗来达到较高的采样速率,这会影响交流和直流性能,而AD7626 PulSAR ADC可提供92dB信噪比,比其它任何架构的ADC高8dB(1.3 bit)。
2019-07-01 08:33
我需要用 Xilinx FPGA 与 AD7626 接口,之间有 CNV、CLK、DCO、D 四对 LVDS 信号,请问 FPGA 里应该采用怎样的 LVDS 电平标准与 AD7626 匹配?
2023-12-08 07:24
1、AD7626手册上是10M转换速率,是只有这一种工作模式吗?2、尝试用fpga实现数据采集接口,采取回波模式,预设一次转换200ns,clk输出100M 16个时钟脉冲,检测DCO上升沿得到转换
2018-08-31 11:00
大家好,上图是我根据AD7626手册设计的电路图,[size=13.3333339691162px]设计使用ADA4932-1来驱动AD7626,拿到板子时,测试没有问题,一切管脚电压都ok
2023-12-19 07:09