我(菜鸟)在画一个简易的PCB板, 有两个元件,每个元件标号都是1和2,也有原理图,为什么生成PCB的时间,是一个元件的
2019-09-26 01:35
层第三中拉出走线(9)芯片的第五排,通过孔换到第四层,在内层第四中拉出走线。 在内层第四中拉出走线(10)计算线宽、间隙及过孔。若两个焊盘
2020-07-06 15:58
用的等。网格过疏,通路太少对布通率的影响极大。所以要有一个疏密合理的网格系统来支持布线的进行。标准元器件两腿之间的距离为0.1 英寸(2.54mm),所以网格系统的基础
2012-10-13 20:38
,可采用迷宫形布线方法走线常在两个孔距很近的焊点之间穿梭。由于走线密度高,线条宽度窄,要求线路板图比例选得比较大。
2019-12-23 18:15
之前用protel画PCB时在其TOP PASTE层中可以通过画线,即在两个元器件的连线可以趟些锡,可以走大电流,但不知在AD中
2019-03-06 06:36
用的等。网格过疏,通路太少对布通率的影响极大。所以要有一个疏密合理的网格系统来支持布线的进行。标准元器件两腿之间的距离为0.1 英寸(2.54mm),所以网格系统的基础
2017-11-22 15:09
被安装孔、定们孔所占用的等。网格过疏,通路太少对布通率的影响极大。所以要有一个疏密合理的网格系统来支持布线的进行。 标准元器件两腿之间的距离为0.1英寸(2.54mm
2018-08-29 16:28
,通路太少对布通率的影响极大。所以要有一个疏密合理的网格系统来支持布线的进行。 标准元器件两腿之间的距离为0.1英寸(2.54mm),所以网格系统的基础一般就定为0.1
2018-07-31 10:42
通率的影响极大。所以要有一个疏密合理的网格系统来支持布线的进行。标准元器件两腿之间的距离为0.1英寸(2.54mm) 所以网格系统的基础一般就定为0.1英寸(2.54
2010-01-27 11:40
大的影响。而有些通路是无效的,如被元件腿的焊盘占用的或被安装孔、定们孔所占用的等。网格过疏,通路太少对布通率的影响极大。所以要有一个疏密合理的网格系统来支持布线的进行。 标准元器件两腿
2014-11-19 10:46