本文通过以高速AD9361芯片为例进行数据接口逻辑代码的编写,利用SelectIO IP快速高效完成芯片驱动的生成。
2022-07-01 09:59
AD9361芯片我想输出clock out 但是始终是一个高电平 哪位大神帮我解决一下
2022-04-11 16:55
本文通过以高速AD9361芯片为例进行数据接口逻辑代码的编写,利用SelectIO IP快速高效完成芯片驱动的生成。 2 AD93612.1 芯片简介 AD
2021-06-07 14:34
哪里可以下载到9361的芯片结构图
2018-08-18 06:57
如何将多片AD9361芯片进行相位同步,技术文档有说通过sync管脚进行MCS同步,但是仅仅只针对数据时钟完成同步。个人理解数据相位主要由RF混频处理以及后续数字处理决定,通过sync管教能够完成
2018-12-25 11:42
我们发现AD9361的I和Q通路会出现交叉干扰, 我们使用同一个ad-fmcomms2板子,相同的接收频率和发射频率去进行QPSK通信。 附件图中crosstalk1.bmp 红的实线是I路发送基带
2018-09-06 11:43
AD9361芯片工作频率范围为70 MHz至6 GHz,涵盖大部分特许执照和免执照频段,通过对AD9361自身可编程改变采样速率、数字滤波器和抽取参数,使该芯片支持的通
2021-03-09 11:47
应该有正常的接收信号输出。但是,从fpga抓到的信号仍为全零。将程序在其他硬件平台移植,有ad采集信号。测试9361的接收端供电电压也正常,没有压降。结合考虑,定位9361的芯片部分损坏,ad采集功能失效。问下大家,
2019-07-31 11:05
最近调AD9361芯片,同样的配置,txpll锁定了,RXpll锁定不了,一直查不出原因,有没有遇见过类似问题的同伴,讨论一下
2018-12-11 10:02
1,AD9361芯片有没有上电时序要求,如果有是怎么样的,哪里可以找到相关说明?2 ,如何知道AD9361状态转换时间?比如:在TDD模式下,芯片IDLE->RX
2018-10-09 16:06