我使用了74LS86芯片,异或门,接入VCC和GND。 输入1和输入2 都是断路 什么都不接。 这个时候输出会是一个随机值, 使我的LED一会儿亮 一会儿灭。请问这个可
2024-02-01 10:42
4输入与非门 74LS20 1块四2输入与非门 74LS00 1块四2输入或非门 74LS02 1块3-3,2-2输入与或非门 74LS51 1块四2输入异或门
2008-09-25 17:28
一位全加器是我自己封装的,在四位全加器中调用,在编译过程总是出错
2019-03-06 15:48
:1可相互输血,0不可相互输血。 2.全加器实验(74LS86一片,74LS00
2009-10-24 19:19
如何用74LS138和与门实现一位全减器,知识有限,求解答
2019-10-29 00:43
用VHDL的人好少,哎……一位全加器的逻辑表达式是: S=A⊕B⊕Ci Co=AB+ACi+BCi 然后是代码:[code]USE IEEE.STD_LOGIC_1164.ALL; USE
2014-12-09 22:16
用VHDL的人好少,哎……一位全加器的逻辑表达式是: S=A⊕B⊕Ci Co=AB+ACi+BCi 然后是代码:[code]USE IEEE.STD_LOGIC_1164.ALL; USE
2014-12-09 22:17
二进制数的运算规律二、 实验器材74LS00 二输入端四与非门 3片74LS86  
2009-03-20 18:11
51单片机:74LS138译码实验一、实验内容通过单片机P1.2P1.0控制74LS138译码器的使能及译码输入端口,控
2021-07-14 06:45
Verilog数字系统设计四复杂组合逻辑实验2文章目录Verilog数字系统设计四前言一、什么是8位全加器和8为带超前进位的全加
2022-02-09 07:49