如何去实现基于74ls192芯片和与非门的进制加法计数器设计呢?有哪些操作步骤呢?
2021-11-02 07:47
使用74LS74与74LS00构成鉴相器,仿真结果中,两路输出一路输出为带有相位差的方波信号和一路为周期脉冲信号,两路信号频率相同。但是在实际调试中,会出现两路信号交替
2020-11-26 16:45
74L系列芯片74LS00
2012-08-17 17:04
如何用multisim软件仿真双时钟加/减计数器CT74LS192和译码器CC4511和译码器SM4205构成的30
2012-10-07 21:13
请教大神指导或者发一个60进制由74LS193设计组成的60进制计数器
2013-01-05 18:06
两片CT74LS160级联成100进制同步加法计数器。由图可看出:低位片CT74LS160在计到9以前,其进位输出CO=
2009-03-30 15:34
74ls192加减法无法正常工作此处有个图这个是仿真图这个是功能表。最开始的时候,我们将CPU端口接了一个高电平脉冲,CPD口接上了一个开关,置低电平。给CPU口一个高电平脉冲之后,无法正常计数
2021-12-07 08:11
74LS00芯片资料及真值表
2012-12-07 13:03
本来也是想打个压缩包赚点下载币帮自己更舒服在CSDN玩耍,但事实上,开放就是开放,希望能帮到大家相关部分代码:74LS00芯片module my74LS00(a,b,out1);input a,b
2021-07-30 07:22
1) 用两个 74ls192芯片和一个与非门实现。2) 当定时器递增到 59 时,定时器会自动返回到 00 显示,然后继续计时。3) 两个芯片间的级联实验设备与器件序号
2021-07-29 07:17