• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 集成四位二进制计数器

    目录1. 集成四位二进制计数器74LVC161】(1) 逻辑符号(2) 功能表(3) 应用① 构成任意模数的计数器a.

    2021-07-29 07:20

  • N进制计数器的实现

    ,异步复位是指:只要复位端有效,即刻对计数器复位(如74LS290、160、161计数器)。同步复位功能却有所不同,在

    2008-07-05 13:41

  • 两片74LS160级联成100进制同步加法计数器

    两片CT74LS160级联成100进制同步加法计数器。由可看出:低位片CT74LS160在计到9以前,其进位输出CO=

    2009-03-30 15:34

  • 74161设计12进制计数器

    74161设计12进制计数器,1.74161为十六进制计数器,设计十二进制计数器

    2021-07-22 06:33

  • 在FPGA中设计实现24进制加法计数器的设计

    的十位,Result[3:0]代表个位,RSTn为复位输入信号。将计数器的结果Result输出给数码管显示。功能模块与输入输出引脚说明该工程包含顶层模块counter

    2022-07-05 15:14

  • SP9741BA9741芯片引脚功能表分享

    SP9741BA9741芯片引脚功能表分享

    2021-05-06 09:07

  • 怎样去设计一个可控进制计数器

    设计74163的四个输入引脚DCBA, 再辅以LOAD'引脚的设计, 来实现可控进制计数器功能. 将控制变量设定为M:

    2021-07-26 08:33

  • 计数器设计目的

    实验目的1.1 计数器设计目的1) 每隔 1s,计数器增 1;能以数字形式显示时间。2) 熟练掌握计数器的各个部分的结构。3) 计数器间的级联。4) 不同芯片也可实现六

    2021-07-29 07:17

  • 数字钟设计

    ·CET)从74LS161功能表功能表中可以知道,当清零端CR=“0”,计数器输出Q3、Q2、Q1、Q0立即为全“0”,这个时候为异步复位功能。当CR=“1”且LD=“

    2020-01-02 08:19

  • stm32f407引脚功能表

    stm32f407引脚功能表1 主功能就是STM32基本IO口,与外设没有连接的,我们可以直接输出或读入高低电平使用时采用要初始化GPIO结构体参数,并打开端口的时钟2 默认复用

    2021-08-09 06:29