两片CT74LS160级联成100进制同步加法计数器。由图可看出:低位片CT74LS160在计到9以前,其进位输出CO=Q3Q0=0,高位片CT74LS160(2)的C
2009-03-30 15:34
用555定时器产生矩形波,74LS160构成24进制和60进制,74LS4511显示译码器接共阴数码管。
2013-02-14 22:42
//从SYSRESETREQ被置为有效,到复位发生器执行复位命令,往往会有一个延时。在此延时期间,//处理器仍然可以响应中断请求。但我们的本意往往是要让此次执行到此为止,不要再做任何其它事情了
2021-08-09 07:02
74ls详细资料
2016-11-30 22:06
同步预置数功能中,预置数控制端有效时,并不立即置入准备好的数据,而是在预置数控制端有效的同时,还必须有有效时钟脉冲边沿的触发,才能将准备好的数据 置入计数器(如74LS160、161)。由于这一差异
2008-07-05 13:41
本帖最后由 gk320830 于 2015-3-9 22:13 编辑 如果。。。连了之后百位的速度和个位的速度一样快。。。不知怎么回事。。图在附件里...还有请问怎样测脉冲的占空比。。
2009-05-11 16:19
74ls192加减法无法正常工作此处有个图这个是仿真图这个是功能表。最开始的时候,我们将CPU端口接了一个高电平脉冲,CPD口接上了一个开关,置低电平。给CPU口一个高电平脉冲之后,无法正常计数
2021-12-07 08:11
74L系列芯片74LS02
2012-08-17 17:06
74L系列芯片74LS12
2012-08-17 17:17
74L系列芯片74LS25
2012-08-17 17:30