本文介绍了74ls153的管脚图、74ls153功能表、74ls153真值表以及逻辑图,另外还介绍了74ls153封装与74ls
2018-01-26 10:05
本文介绍了4种方式实现三人表决电路。其中包括用74LS00,74LS20实现三人表决电路、用译码器138和与非门74LS20设计实现三人表决电路、用8选1数据选择器74LS151实现三人表决电路以及用4选1数据选择器
2018-01-26 17:26
用两片74LS138设计一个全加器。在考虑到74LS138译码器为3 线-8 线译码器,共有 54/
2017-10-31 15:53
本文主要介绍了用74ls151实现全加器设计电路。根据全加器的定义可知:输入为:A,B,Ci其中A,B为被加数和加数,Ci为低位进位数。输出为:S,Co,其中S为本位和数,Co为高位进位数。其逻辑关系为:S=A⊕B⊕
2018-05-07 09:52
本文主要详解四位全加器74ls83,首先介绍了74ls83特点及引脚图、真值表,其次介绍了74ls83功能表、典型参数及逻辑图,最后介绍了
2018-05-31 09:12
本文主要介绍了数据选择器74ls153应用电路图大全(表决电路\交通灯\报警电路)。所谓双4选1数据选择器就是在一块集成芯片上有两个4选1数据选择器。1G、2G为两个独
2018-05-07 16:59
上图中所使用的74LS138和74HC138两者功能一样,74HC138采用高速CMOS工艺制作,自身功耗低,输出高低电平范围宽。
2018-08-07 16:50
74LS164最后一个输出端,连在另外一个74LS164的A、B之
2018-05-08 17:23
本文主要介绍了74ls160构成24进制计数器电路设计。本设计采用异步清零。由两片十进制同步加法计数器74LS160和一片与非门
2018-01-18 15:43
74ls08:与门,详细地说是4二输入与门,即一片74LS08芯片内有共四路二个输入端的与门。 74ls04:是六输入
2017-08-23 15:44