思路:用2个双BCD加法计数器(如CD4518或74HC系列的也可),对基准时钟信号的计数(根据分辨力要求,用100kHz即可),被测脉冲宽度信号作为计数器的闸门(计数使能)信号。4位数码显示采用
2019-04-22 21:31
状态取反写入存储器。如果读出状态不在车库内,则产生刷进脉冲,在车库内刷出。大致思路是这样,用74LS123进行延时,延时信号触发存储器的读写端,数据通过74LS244传输,中间用
2016-07-23 00:01
各位大哥,有谁用altium designer 仿真过单稳态触发器的吗?比如74ls123之类的,我在库里怎么找不到仿真模型啊!是原本就不带吗?有没有高手自己写过啊!求帮助!
2012-03-01 15:15
FPGA为平台怎么测量脉冲宽度的verilog语言
2017-03-21 15:16
//检测脉冲宽度//最长脉宽为5ms//返回值:x,代表脉宽为x*20us(x=1~250);u8 Pulse_Width_Check(void){ u8 t=0; while(RDATA
2020-08-20 08:00
[tr][td]常用的栅极驱动芯片比如IRS2003,IRS2103的最小输入脉冲宽度是多少ns,或者说能够识别的最小输入脉冲宽度是多少[/td][/tr]
2018-12-13 17:15
大家好,我使用Time23捕捉脉冲宽度。根据我的理解:我的PCLK=10MHz,Time23设置为1:8的预尺度。因此,我的准确度是10Mhz/8=1.25Mhz(0.8us)。如果脉冲宽度是
2019-09-26 10:08
输出为0。不知道这么用可以吗?芯片手册中提到了最小脉冲宽度,不知道是指什么?是指输入信号的最小脉冲宽度吗?
2018-09-12 10:38
200MHz。预分频器为 4=50MHz。这在计数器上给出了 20ns 的分辨率。对于 16 位计数器,我们可以产生 1.310ms 的脉冲宽度。如何产生高于 1.31ms 的脉冲宽度?
2022-12-27 08:27
大家好。我必须解码一个基于NEC协议的IR信号作为我的学术项目的一部分。我使用PSoC3。请告诉我测量脉冲宽度的想法。我尝试了一切我可以在各种配置的定时器和计数器。我是PSOC的新手,请帮帮我。提前感谢!!
2019-09-30 10:06